JAJSWL2 May   2025 ADS117L14 , ADS117L18

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 タイミング要件
    7. 5.7 スイッチング特性
    8. 5.8 タイミング図
    9. 5.9 代表的特性
  7. パラメータ測定情報
    1. 6.1  オフセット誤差の測定
    2. 6.2  オフセット ドリフトの測定
    3. 6.3  ゲイン誤差の測定
    4. 6.4  ゲイン ドリフトの測定
    5. 6.5  NMRR の測定
    6. 6.6  CMRR の測定
    7. 6.7  PSRR の測定
    8. 6.8  SNR の測定
    9. 6.9  INL 誤差の測定
    10. 6.10 THD の測定
    11. 6.11 IMD の測定
    12. 6.12 SFDR の測定
    13. 6.13 ノイズ性能
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 アナログ入力 (AINP、AINN)
        1. 7.3.1.1 入力レンジ
      2. 7.3.2 リファレンス電圧 (REFP、REFN)
        1. 7.3.2.1 リファレンス電圧の範囲
      3. 7.3.3 クロック動作
        1. 7.3.3.1 クロック分周比
        2. 7.3.3.2 内部発振器
        3. 7.3.3.3 外部クロック
      4. 7.3.4 パワーオン リセット (POR)
      5. 7.3.5 VCM の出力電圧
      6. 7.3.6 GPIO
      7. 7.3.7 変調器
      8. 7.3.8 デジタル フィルタ
        1. 7.3.8.1 広帯域フィルタ
        2. 7.3.8.2 低レイテンシ フィルタ (sinc)
          1. 7.3.8.2.1 Sinc4 フィルタ
          2. 7.3.8.2.2 Sinc4 + Sinc1 カスケード フィルタ
          3. 7.3.8.2.3 Sinc3 フィルタ
          4. 7.3.8.2.4 Sinc3 + Sinc1 フィルタ
    4. 7.4 デバイスの機能モード
      1. 7.4.1 リセット
        1. 7.4.1.1 RESET ピン
        2. 7.4.1.2 SPI レジスタによるリセット
        3. 7.4.1.3 SPI の入力パターンによるリセット
      2. 7.4.2 IDLE モードとスタンバイ モード
      3. 7.4.3 パワーダウン
      4. 7.4.4 速度モード
      5. 7.4.5 同期
        1. 7.4.5.1 同期制御モード
        2. 7.4.5.2 スタート / ストップ制御モード
      6. 7.4.6 変換開始の遅延時間
      7. 7.4.7 較正
        1. 7.4.7.1 オフセット較正レジスタ
        2. 7.4.7.2 ゲイン較正レジスタ
        3. 7.4.7.3 較正手順
      8. 7.4.8 診断
        1. 7.4.8.1 ERROR ピンと ERR_FLAG ビット
        2. 7.4.8.2 SPI の CRC
        3. 7.4.8.3 レジスタ マップの CRC
        4. 7.4.8.4 ADC 誤差
        5. 7.4.8.5 SPI アドレス範囲
        6. 7.4.8.6 SCLK カウンタ
        7. 7.4.8.7 クロック カウンタ
        8. 7.4.8.8 フレーム同期 CRC
        9. 7.4.8.9 セルフ テスト
      9. 7.4.9 フレーム同期データ ポート
        1. 7.4.9.1  データ パケット
        2. 7.4.9.2  データ形式
        3. 7.4.9.3  STATUS_DP ヘッダー バイト
        4. 7.4.9.4  FSYNC ピン
        5. 7.4.9.5  DCLK ピン
        6. 7.4.9.6  DOUTx ピン
        7. 7.4.9.7  DINx ピン
        8. 7.4.9.8  時分割多重化
        9. 7.4.9.9  デイジー チェーン
        10. 7.4.9.10 DOUTx のタイミング
    5. 7.5 プログラミング
      1. 7.5.1 ハードウェア プログラミング
      2. 7.5.2 SPI のプログラミング
        1. 7.5.2.1 チップ セレクト (CS)
        2. 7.5.2.2 シリアル クロック (SCLK)
        3. 7.5.2.3 シリアル データ入力 (SDI)
        4. 7.5.2.4 シリアル データ出力 (SDO)
      3. 7.5.3 SPI フレーム
      4. 7.5.4 コマンド
        1. 7.5.4.1 レジスタ書き込みコマンド
        2. 7.5.4.2 レジスタ読み取りコマンド
      5. 7.5.5 SPI デイジー チェーン
  9. レジスタ マップ
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
      1. 9.1.1 入力ドライバ
      2. 9.1.2 アンチエイリアス フィルタ
      3. 9.1.3 基準電圧
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
      1. 9.3.1 AVDD1 と AVSS
      2. 9.3.2 AVDD2
      3. 9.3.3 IOVDD
      4. 9.3.4 CAPA および CAPD
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

ピン構成および機能

ADS117L14 ADS117L18 ADS117L14 RSH パッケージ、56 ピン VQFN(上面図)図 4-1 ADS117L14 RSH パッケージ、56 ピン VQFN(上面図)
ADS117L14 ADS117L18 ADS117L18 RSH パッケージ、56 ピン VQFN(上面図)図 4-2 ADS117L18 RSH パッケージ、56 ピン VQFN(上面図)
表 4-1 ピンの機能
名称ADS117L14 ピンADS117L18 ピンTYPE(1)説明
AINN04444Iチャネル 0 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN14242Iチャネル 1 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN24040Iチャネル 2 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN33838Iチャネル 3 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN4–-36Iチャネル 4 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN5–-34Iチャネル 5 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN6–-32Iチャネル 6 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINN7–-30Iチャネル 7 の負アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP04343Iチャネル 0 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP14141Iチャネル 1 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP23939Iチャネル 2 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP33737Iチャネル 3 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP4–-35Iチャネル 4 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP5–-33Iチャネル 5 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP6–-31Iチャネル 6 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AINP7–-29Iチャネル 7 の正アナログ入力。詳細については、「アナログ入力」セクションを参照してください。
AVDD123、2423、24P正のアナログ電源1。詳細については、電源に関する推奨事項セクションを参照してください。
AVDD22525P正のアナログ電源2。詳細については、電源に関する推奨事項セクションを参照してください。
AVSS22、28、29、30、31、32、33、34、35、36、45、5122、28、45、51P負のアナログ電源。詳細については、電源に関する推奨事項セクションを参照してください。
CAPA26、2726、27Pアナログ電圧レギュレータの出力バイパス。詳細については、CAPA および CAPDセクションを参照してください。
CAPD2020Pデジタル電圧レギュレータの出力のバイパス。詳細については、CAPA および CAPDセクションを参照してください。
CLKIN1616Iクロック入力。詳細については、クロック動作セクションを参照してください。
CS/速度5555ISPI モード:アクティブ low チップ セレクト。詳細については、SPI のプログラミングセクションを参照してください。
ハードウェア モード (トライステート入力):速度範囲の選択。
詳細については、ハードウェア プログラミングセクションを参照してください。
DCLK1414Oフレーム同期ビット クロック出力。詳細については、フレーム同期データ ポートセクションを参照してください。
DGND17、2117、21GNDデジタル グランド。
DIN0/GPIO713–-I/Oデイジー チェーン データ入力 0。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 7。詳細については、GPIOセクションを参照してください。
DIN1/GPIO612–-I/Oデイジー チェーン データ入力 1。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 6。詳細については、GPIOセクションを参照してください。
DOUT066Oデータ出力 0。詳細については、フレーム同期データ ポートセクションを参照してください。
DOUT177Oデータ出力 1。詳細については、フレーム同期データ ポートセクションを参照してください。
DOUT2/GPIO288I/Oデータ出力 2。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 2。詳細については、GPIOセクションを参照してください。
DOUT3/GPIO399I/Oデータ出力 3。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 3。詳細については、GPIOセクションを参照してください。
DOUT4/DIN3/GPIO4–-10I/Oデータ出力 4とデイジー チェーン データ入力 3。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 4。詳細については、GPIOセクションを参照してください。
DOUT5/DIN2/GPIO5–-11I/Oデータ出力 5とデイジー チェーン データ入力 2。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 5。詳細については、GPIOセクションを参照してください。
DOUT6/DIN1/GPIO6–-12I/Oデータ出力 6とデイジー チェーン データ入力 1。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 6。詳細については、GPIOセクションを参照してください。
DOUT7/DIN0/GPIO7–-13I/Oデータ出力 7とデイジー チェーン データ入力 0。詳細については、フレーム同期データ ポートセクションを参照してください。
汎用入出力 7。詳細については、GPIOセクションを参照してください。
エラー55Oオープン ドレイン出力誤差信号。詳細については、ERROR ピンと ERR_FLAG ビットセクションを参照してください。
FSYNC1515Oフレーム同期ワード クロック出力。詳細については、フレーム同期データ ポートセクションを参照してください。
GPIO0/TDM33I/O汎用入出力 0。詳細については、GPIOセクションを参照してください。
ハードウェア モード (トライステート入力):TDM 比の選択。
詳細については、ハードウェア プログラミングセクションを参照してください。
GPIO1/HDR44I/O汎用入出力 1。詳細については、GPIOセクションを参照してください。
ハードウェア モード (tri 状態入力):データ ヘッダーの選択。
詳細については、ハードウェア プログラミングセクションを参照してください。
GPIO410–-I/O汎用入出力 4。詳細については、GPIOセクションを参照してください。
GPIO511–-I/O汎用入出力 5。詳細については、GPIOセクションを参照してください。
IOVDD18、1918、19Pデジタル I/O 電源電圧。詳細については、電源に関する推奨事項セクションを参照してください。
モード5454Iトライステート入力。構成モードの選択
1 = SPI プログラム モード
0 または float = ハードウェア プログラム モード
REFN47、4847、48I負のリファレンス電圧入力。詳細については、「リファレンス電圧」セクションを参照してください。
REFP49、5049、50I正のリファレンス電圧入力。詳細については、「リファレンス電圧」セクションを参照してください。
RESET5252Iリセット入力、アクティブ low。詳細については、RESET ピンセクションを参照してください。
SCLK/FLTR5656ISPI モード:シリアル クロック入力。詳細については、SPI のプログラミングセクションを参照してください。
ハードウェア モード (トライステート入力):フィルタ モードの選択。
詳細については、ハードウェア プログラミングセクションを参照してください。
SDI/OSR011ISPI モード:シリアル データ入力。詳細については、SPI のプログラミングセクションを参照してください。
ハードウェア モード (トライステート入力):フィルタ OSR0 を選択します。
詳細については、ハードウェア プログラミングセクションを参照してください。
SDO/OSR122I/OSPI モード:シリアル データ出力。詳細については、SPI のプログラミングセクションを参照してください。
ハードウェア モード (トライステート入力):フィルタ OSR1 を選択します。
詳細については、ハードウェア プログラミングセクションを参照してください。
START5353I変換制御。詳細については、同期セクションを参照してください。
VCM4646O同相電圧出力。詳細については、VCM の出力電圧セクションを参照してください。
サーマル パッドサーマル パワー パッド。サーマル パッドを AVSS に接続。
I:入力、O:出力、I/O:双方向入出力、P:電源、GND:グランド