TLK110
産業用 10/100 イーサネット PHY
TLK110
- Low Power Consumption:
- Single Supply: <205mW PHY, 275mW with
Center Tap (Typical) - Dual Supplies: <126mW PHY, 200mW with
Center Tap (Typical)
- Single Supply: <205mW PHY, 275mW with
- Programmable Power Back Off to reduce PHY power up
to 20% in systems with shorter cables - Low deterministic latency supports IEEE1588
implementation - Cable Diagnostics
- Programmable Fast Link Down Modes,
<10µs reaction time - Variable I/O voltage range: 1.8V to 3.3V
- 3.3V MAC Interface
- Fixed TX Clock to XI, with programmable
phase shift - Auto-MDIX for 10/100Mbs
- Energy Detection Mode
- 25 MHz Clock Out
- MII and RMII Capabilities
- Serial Management Interface
- IEEE 802.3u MII
- IEEE 802.3u Auto-Negotiation and Parallel
Detection - Error-Free 100Base-T Operation up to
150 Meters Under Typical Conditions - Error-Free 10Base-T Operation up to
300 Meters Under Typical Conditions - IEEE 802.3u ENDEC, 10Base-T Transceivers and Filters
- IEEE 802.3u PCS, 100Base-TX Transceivers
- IEEE 1149.1 JTAG
- Integrated ANSI X3.263 Compliant TP-PMD Physical
Sublayer with Adaptive Equalization and Baseline
Wander Compensation - Programmable LED Support Link, 10/100Mbs Mode,
Activity, and Collision Detect - 10/100Mbs Packet BIST (Built in Self Test)
- HBM ESD protection on RD± and TD± of 16kV
- 48-pin LQFP Package (7mm) × (7mm)
The TLK110 is a single-port Ethernet PHY for 10Base-T and 100Base TX signaling. This device integrates all the physical-layer functions needed to transmit and receive data on standard twisted-pair cables. The TLK110 supports the standard Media Independent Interface (MII) and Reduced Media Independent Interface (RMII) for direct connection to a Media Access Controller (MAC).
The TLK110 is designed for power-supply flexibility, and can operate with a single 3.3V power supply or with combinations of 3.3V and 1.55V power supplies for reduced power operation.
The TLK110 uses mixed-signal processing to perform equalization, data recovery, and error correction to achieve robust operation over CAT 5 twisted-pair wiring. This device not only meets the requirements of IEEE 802.3, but maintains high margins in terms of cross-talk and alien noise.
The TLK110 Ethernet PHY has a special Power Back Off mode to conserve power in systems with relatively short cables. This mode provides the flexibility to reduce system power when the system is not required to drive the standard IEEE 802.3 100m cable length, or the extended 150m, error-free cable reach of the TLK110. For more detail, see application note SLLA328.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | Industrial Temp, Single Port 10/100Mbs Ethernet PHY Transceiver, TLK110 データシート (Rev. D) | 2013年 12月 22日 | |||
アプリケーション・ノート | Selection and Specification of Crystals for Texas Instruments Ethernet Devices | 2019年 2月 6日 | ||||
ホワイト・ペーパー | Sitara™ プロセッサ上のEtherCAT® (Rev. E 翻訳版) | 最新の英語版をダウンロード (Rev.I) | 2017年 3月 9日 | |||
技術記事 | New simple open real-time Ethernet (SORTE) protocol supports 4µs cycle time | 2016年 11月 21日 | ||||
設計ガイド | Parallel Redundancy Protocol Ethernet Substation Automation Design Guide | 2016年 3月 29日 | ||||
技術記事 | Designing for industrial environments | 2014年 1月 15日 | ||||
ユーザー・ガイド | TLK110_Software_GUI_user_manual_rev_1.1.docx | 2013年 8月 15日 | ||||
アプリケーション・ノート | TI chip, model TLK110 48p QFP placed on Evaluation board, Model Pc405 | 2013年 1月 10日 | ||||
アプリケーション・ノート | TLK110 Ethernet PHY Transformerless Operation | 2012年 9月 17日 | ||||
アプリケーション・ノート | TLK1XX Design & Layout Guide (Rev. A) | 2012年 8月 15日 | ||||
アプリケーション・ノート | TLK110 Power Back Off for Short Cables | 2012年 7月 17日 | ||||
EVM ユーザー ガイド (英語) | TLK100CUSEVM User Guide | 2011年 12月 7日 |
設計および開発
追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。
TLK110CUSEVM — TLK110 Evaluation Module
The TLK110CUSEVM provides a platform that allows the users to easily evaluate, design and market systems containing the TLK110 device.
ETHERNET-SW — イーサネット PHY の Linux ドライバとツール
The USB-2-MDIO software lets you directly access the registers during debug and (...)
PSPICE-FOR-TI TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
TI のリファレンス・デザイン・セレクション・ツールを使用すると、開発中のアプリケーションやパラメータとの適合度が最も高いデザインの確認と特定を進めることができます。
パッケージ | ピン数 | ダウンロード |
---|---|---|
LQFP (PT) | 48 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating / リフローピーク温度
- MTBF/FIT 推定値
- 原材料組成
- 認定試験結果
- 継続的な信頼性モニタ試験結果