DP83640

アクティブ

IEEE 1588 高精度タイム・プロトコル (PTP) イーサネット PHY トランシーバ

製品詳細

Datarate (Mbps) 10/100 Interface type MII, RMII Number of ports Single Rating Catalog Features IEEE 1588 PTP, FX support, Cable diagnostics, JTAG1149.1 Supply voltage (V) 3.3 IO supply (Typ) (V) 2.5, 3.3 Operating temperature range (C) -40 to 85 Cable length (m) 150
Datarate (Mbps) 10/100 Interface type MII, RMII Number of ports Single Rating Catalog Features IEEE 1588 PTP, FX support, Cable diagnostics, JTAG1149.1 Supply voltage (V) 3.3 IO supply (Typ) (V) 2.5, 3.3 Operating temperature range (C) -40 to 85 Cable length (m) 150
LQFP (PT) 48 49 mm² 7 x 7
  • IEEE 1588 V1 and V2 Supported
  • UDP/IPv4, UDP/IPv6, and Layer2 Ethernet
    Packets Supported
  • IEEE 1588 Clock Synchronization
  • Timestamp Resolution of 8 ns
  • Allows Sub 10-ns Synchronization to Master
    Reference
  • 12 IEEE 1588 GPIOs for Trigger or Capture
  • Deterministic, Low Transmit and Receive Latency
  • Selectable Frequency Synchronized Clock Output
  • Dynamic Link Quality Monitoring
  • TDR Based Cable Diagnostic and Cable Length
    Detection
  • 10/100 Mb/s Packet BIST (Built-in Self Test)
  • Error-Free Operation up to 150 Meters CAT5
    Cable
  • ESD Protection – 8 kV Human Body Model
  • 2.5-V and 3.3-V I/Os and MAC Interface
  • Auto-MDIX for 10/100 Mbps
  • RMII Rev. 1.2 and MII MAC Interface
  • 25-MHz MDC and MDIO Serial Management Interface
  • IEEE 802.3 100BASE-FX Fiber Interface
  • IEEE 1149.1 JTAG
  • Programmable LED Support for Link, 10/100 Mb/s
    Mode, Duplex, Activity, and Collision Detect
  • Optional 100BASE-TX Fast Link-loss Detection
  • Industrial Temperature Range
  • 48-pin LQFP Package (7 mm × 7 mm)
  • IEEE 1588 V1 and V2 Supported
  • UDP/IPv4, UDP/IPv6, and Layer2 Ethernet
    Packets Supported
  • IEEE 1588 Clock Synchronization
  • Timestamp Resolution of 8 ns
  • Allows Sub 10-ns Synchronization to Master
    Reference
  • 12 IEEE 1588 GPIOs for Trigger or Capture
  • Deterministic, Low Transmit and Receive Latency
  • Selectable Frequency Synchronized Clock Output
  • Dynamic Link Quality Monitoring
  • TDR Based Cable Diagnostic and Cable Length
    Detection
  • 10/100 Mb/s Packet BIST (Built-in Self Test)
  • Error-Free Operation up to 150 Meters CAT5
    Cable
  • ESD Protection – 8 kV Human Body Model
  • 2.5-V and 3.3-V I/Os and MAC Interface
  • Auto-MDIX for 10/100 Mbps
  • RMII Rev. 1.2 and MII MAC Interface
  • 25-MHz MDC and MDIO Serial Management Interface
  • IEEE 802.3 100BASE-FX Fiber Interface
  • IEEE 1149.1 JTAG
  • Programmable LED Support for Link, 10/100 Mb/s
    Mode, Duplex, Activity, and Collision Detect
  • Optional 100BASE-TX Fast Link-loss Detection
  • Industrial Temperature Range
  • 48-pin LQFP Package (7 mm × 7 mm)

The DP83640 Precision PHYTER™ device delivers the highest level of precision clock synchronization for real time industrial connectivity based on the IEEE 1588 standard. The DP83640 has deterministic, low latency and allows choice of microcontroller with no hardware customization required. The integrated 1588 functionality allows system designers the flexibility and precision of a close to the wire timestamp. The three key 1588 features supported by the device are:

  • Packet time stamps for clock synchronization
  • Integrated IEEE 1588 synchronized clock generation
  • Synchronized event triggering and time stamping through GPIO

DP83640 offers innovative diagnostic features unique to Texas Instruments, including dynamic monitoring of link quality during standard operation for fault prediction. These advanced features allow the system designer to implement a fault prediction mechanism to detect and warn of deteriorating and changing link conditions. This single port fast Ethernet transceiver can support both copper and fiber media.

The DP83640 Precision PHYTER™ device delivers the highest level of precision clock synchronization for real time industrial connectivity based on the IEEE 1588 standard. The DP83640 has deterministic, low latency and allows choice of microcontroller with no hardware customization required. The integrated 1588 functionality allows system designers the flexibility and precision of a close to the wire timestamp. The three key 1588 features supported by the device are:

  • Packet time stamps for clock synchronization
  • Integrated IEEE 1588 synchronized clock generation
  • Synchronized event triggering and time stamping through GPIO

DP83640 offers innovative diagnostic features unique to Texas Instruments, including dynamic monitoring of link quality during standard operation for fault prediction. These advanced features allow the system designer to implement a fault prediction mechanism to detect and warn of deteriorating and changing link conditions. This single port fast Ethernet transceiver can support both copper and fiber media.

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
21 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DP83640 Precision PHYTER™ - IEEE 1588 Precision Time Protocol Transceiver データシート (Rev. F) PDF | HTML 2015年 4月 30日
アプリケーション・ノート How to Pass IEEE Ethernet Compliance Tests PDF | HTML 2021年 9月 20日
技術記事 SimpliPHY your Ethernet design, part 1: Ethernet PHY basics and selection process 2020年 3月 11日
アプリケーション・ノート Selection and Specification of Crystals for Texas Instruments Ethernet Devices 2019年 2月 6日
技術記事 How to achieve network synchronization clocks with TI digital PLLs 2018年 6月 21日
技術記事 How to implement IEEE 1588 time stamping in an Ethernet transceiver 2016年 9月 28日
技術記事 Fiber in industrial applications 2016年 4月 21日
アプリケーション・ノート AN-1469 PHYTER® Design & Layout Guide (Rev. D) 2013年 4月 26日
アプリケーション・ノート AN-1540 Power Measurement of Ethernet Physical Layer Products (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-1548 PHYTER 100 Base-TX Reference Clock Jitter Tolerance (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-1729 DP83640 IEEE 1588 PTP Synchronized Clock Output (Rev. D) 2013年 4月 26日
アプリケーション・ノート AN-1794 Using RMII Master Mode (Rev. A) 2013年 4月 26日
アプリケーション・ノート AN-2006 Synchronizing a DP83640 PTP Master to a GPS Receiver (Rev. A) 2013年 4月 26日
アプリケーション・ノート DP83640 Synchronous Ethernet Mode: Achieving Sub-ns Accuracy in PTP Applications (Rev. A) 2013年 4月 26日
アプリケーション・ノート IEEE 1588 Boundary Clock and Transparent Clock Implementation Using the DP83640 (Rev. A) 2013年 4月 26日
アプリケーション・ノート IEEE 1588 Precision Time Protocol Time Synchronization Performance (Rev. A) 2013年 4月 26日
アプリケーション・ノート IEEE 1588 Synchronization Over Standard Networks Using the DP83640 (Rev. A) 2013年 4月 26日
アプリケーション・ノート Improving Electro-Magnetic Noise Immunity in Serial Communications Systems (Rev. A) 2013年 4月 26日
アプリケーション・ノート Reducing Radiated Emissions in Ethernet 10/100 LAN Applications (Rev. A) 2013年 4月 26日
その他の技術資料 EMC Test Report 2013年 1月 4日
EVM ユーザー ガイド (英語) DP83640T Evaluation Demo Board User Guide 2012年 1月 25日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DP83640T-EVK — DP83640T 評価デモ・ボード

DP83640 Basic product evaluation and customer demo board.

TI.com で取り扱いなし
アプリケーション・ソフトウェアとフレームワーク

USB-2-MDIO — USB から MDIO、シリアル管理ツール

The USB-2-MDIO software tool lets Texas Instruments' Ethernet PHYs access the MDIO status and device control registers.  The USB-2-MDIO tool includes a LaunchPad™ Development kit for TI's MSP430™ MCUs that is interfaced with a lightweight (...)
ドライバまたはライブラリ

DP83640SW-LIB — DP83640 ソフトウェア・デザイン・ガイドおよび C ソフトウェア・リファレンス・ライブラリ

ドライバまたはライブラリ

ETHERNET-SW — イーサネット PHY の Linux ドライバとツール

The Linux drivers for Texas Instruments' Ethernet physical layer (PHY) transceivers support communication through the serial management interface (MDC/MDIO) to configure and read PHY registers.

The USB-2-MDIO software lets you directly access the registers during debug and (...)

ドライバまたはライブラリ

Software Design Guide and C Software Reference Library

SNLC036.ZIP (4500 KB)
ドライバまたはライブラリ

DP83640 Software Design Guide and C Software Reference Library

SNLU049.ZIP (4353 KB)
サポート・ソフトウェア

Logic Vision Software Boundary Scan Cell

SNLC035.ZIP (0 KB)
シミュレーション・モデル

DP83640 IBIS Model DP83640 IBIS Model

シミュレーション・モデル

DP83640 BSDL Model DP83640 BSDL Model

シミュレーション・ツール

PSPICE-FOR-TI TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

CAD/CAE シンボル

DP83640 Orcad Symbol DP83640 Orcad Symbol

パッケージ ピン数 ダウンロード
LQFP (PT) 48 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ