LMK04011
Target Applications
The LMK04000 family of precision clock conditioners provides low-noise jitter cleaning, clock multiplication and distribution without the need for high-performance voltage controlled crystal oscillators (VCXO) module. Using a cascaded PLLatinum architecture combined with an external crystal and varactor diode, the LMK04000 family provides sub-200 femtosecond (fs) root mean square (RMS) jitter performance.
The cascaded architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or use the integrated crystal oscillator with an external crystal and a varactor diode. When used with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or crystal used in PLL1.
The LMK04000 family features dual redundant inputs, five differential outputs, and an optional default-clock upon power up. The input block is equipped with loss of signal detection and automatic or manual selection of the reference clock. Each clock output consists of a programmable divider, a phase synchronization circuit, a programmable delay, and an LVDS, LVPECL, or LVCMOS output buffer. The default startup clock is available on CLKout2 and it can be used to provide an initial clock for the field-programmable gate array (FPGA) or microcontroller that programs the jitter cleaner during the system power up sequence.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | LMK04000 Family Low-Noise Clock Jitter Cleaner with Cascaded PLLs データシート (Rev. J) | 2011年 9月 19日 | |||
ユーザー・ガイド | LMK040xxxx Evaluation Board User's Guide (Rev. B) | 2015年 1月 8日 | ||||
アプリケーション・ノート | AN-1734 Using the LMK03000C to Clean Recovered Clocks (Rev. B) | 2013年 4月 26日 | ||||
アプリケーション・ノート | AN-1821 CPRI Repeater System (Rev. A) | 2013年 4月 26日 | ||||
アプリケーション・ノート | AN-1865 Frequency Synthesis and Planning for PLL Architectures (Rev. C) | 2013年 4月 26日 | ||||
アプリケーション・ノート | AN-1910 LMK04000 Family Phase Noise Characterization (Rev. A) | 2013年 4月 26日 | ||||
アプリケーション・ノート | AN-1939 Crystal Based Oscillator Design with the LMK04000 Family (Rev. A) | 2013年 4月 26日 | ||||
アプリケーション・ノート | Phase Synchronization with Multiple Devices and Frequencies (Rev. A) | 2013年 4月 26日 | ||||
設計ガイド | Clock Conditioner Owner's Manual | 2006年 11月 10日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。
CLOCKDESIGNTOOL — クロック設計ツール - ループ・フィルタおよびデバイス構成+シミュレーション
CODELOADER — CodeLoader デバイス・レジスタ・プログラミング
Which software do I use?
Product | (...) |
CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング・ソフトウェア
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
WQFN (RHS) | 48 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating / リフローピーク温度
- MTBF/FIT 推定値
- 材料 (内容)
- 認定試験結果
- 継続的な信頼性モニタ試験結果