製品詳細

Function Clock generator Number of outputs 9 Output frequency (Max) (MHz) 1570 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVPECL Output type LVDS Operating temperature range (C) -40 to 85 Features Integrated VCO, uWire Rating Catalog
Function Clock generator Number of outputs 9 Output frequency (Max) (MHz) 1570 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVPECL Output type LVDS Operating temperature range (C) -40 to 85 Features Integrated VCO, uWire Rating Catalog
WQFN (RHS) 48 49 mm² 7 x 7
  • 超低位相ノイズ・フロアのVCOを内蔵
  • – 224dBc/Hzと卓越した正規化位相ノイズ特性の
    インテジャーN PLLを内蔵
  • クロック・ジェネレータの性能(10Hz ~ 20MHz)
    • LMK03000C/LMK03001C: 200fs RMS のジッタ
  • 2 種のジッタ・クリーナ性能グレード(12kHz ~ 20MHz)
    • LMK03000/LMK03001: 800fs RMS のジッタ
    • LMK03000C/LMK03001C: 400fs RMS のジッタ
  • 2 つのVCO 周波数プラン
    • LMK03000/LMK03000C: 1185 ~ 1296MHz
    • LMK03001/LMK03001C: 1470 ~ 1570MHz
  • 1~ 785MHz のクロック出力周波数範囲
  • LVDS 3 個とLVPECL 5 個のクロック出力
  • 部分集積化ループ・フィルタ
  • 各クロック出力ごとの専用デバイダと遅延ブロック
  • ピン互換のクロック用デバイス・ファミリ
  • 3.15 ~ 3.45V 動作
  • パッケージ: 48 ピンLLP (7.0 × 7.0 × 0.8mm)
  • 超低位相ノイズ・フロアのVCOを内蔵
  • – 224dBc/Hzと卓越した正規化位相ノイズ特性の
    インテジャーN PLLを内蔵
  • クロック・ジェネレータの性能(10Hz ~ 20MHz)
    • LMK03000C/LMK03001C: 200fs RMS のジッタ
  • 2 種のジッタ・クリーナ性能グレード(12kHz ~ 20MHz)
    • LMK03000/LMK03001: 800fs RMS のジッタ
    • LMK03000C/LMK03001C: 400fs RMS のジッタ
  • 2 つのVCO 周波数プラン
    • LMK03000/LMK03000C: 1185 ~ 1296MHz
    • LMK03001/LMK03001C: 1470 ~ 1570MHz
  • 1~ 785MHz のクロック出力周波数範囲
  • LVDS 3 個とLVPECL 5 個のクロック出力
  • 部分集積化ループ・フィルタ
  • 各クロック出力ごとの専用デバイダと遅延ブロック
  • ピン互換のクロック用デバイス・ファミリ
  • 3.15 ~ 3.45V 動作
  • パッケージ: 48 ピンLLP (7.0 × 7.0 × 0.8mm)

LMK03000/LMK03000C/LMK03001/LMK03001C 高精度クロック・コンディショナは、基準クロックのジッタ・クリーニング/ コン ディショニング、分周、分配機能を組み合わせたものです。このデバイスは、電圧制御オシレータ(VCO)、高性能インテジャーN フェーズ・ロック・ループ(PLL)、部分集積化ループ・フィルタ、3個のLVDS クロック出力および5 個のLVPECL クロック出力の分 配ブロックを内蔵しています。

VCO 出力は、Fout ポートから自由にアクセス可能です。内部では、VCO 出力はVCOデバイダを経由して各種クロック分配ブロッ クに供給されます。

各クロック分配ブロックには、プログラマブルな分周器、位相同期回路、遅延調整回路、クロック出力マルチプレクサ、およびLVDS またはLVPECL 出力バッファがあります。このような構成によって、基準クロックと整数関係でかつ位相調整された複数のコピーを、8 つのシステム・コンポーネントに分配できます。

広ループ帯域、高位相比較周波数、低ノイズ・クロック・ソースのクロック・ジェネレータとして構成した場合、LMK03000C/ LMK03001C は200fs RMS (10Hz ~ 20MHz) のジッタ特性を提供します。ジッタ・クリーナとして構成した場合、LMK03000C/ LMK03001C は400fs RMS (12kHz ~ 20MHz) のジッタ特性を、LMK03000C/LMK03001C は800fs RMS (12kHz ~ 20MHz) の ジッタ特性をそれぞれ提供します。

これらのクロック・コンディショナは48 ピンのLLP パッケージで提供され、フットプリントは同一ファミリの他のクロック用デバイスと互 換性があります。

LMK03000/LMK03000C/LMK03001/LMK03001C 高精度クロック・コンディショナは、基準クロックのジッタ・クリーニング/ コン ディショニング、分周、分配機能を組み合わせたものです。このデバイスは、電圧制御オシレータ(VCO)、高性能インテジャーN フェーズ・ロック・ループ(PLL)、部分集積化ループ・フィルタ、3個のLVDS クロック出力および5 個のLVPECL クロック出力の分 配ブロックを内蔵しています。

VCO 出力は、Fout ポートから自由にアクセス可能です。内部では、VCO 出力はVCOデバイダを経由して各種クロック分配ブロッ クに供給されます。

各クロック分配ブロックには、プログラマブルな分周器、位相同期回路、遅延調整回路、クロック出力マルチプレクサ、およびLVDS またはLVPECL 出力バッファがあります。このような構成によって、基準クロックと整数関係でかつ位相調整された複数のコピーを、8 つのシステム・コンポーネントに分配できます。

広ループ帯域、高位相比較周波数、低ノイズ・クロック・ソースのクロック・ジェネレータとして構成した場合、LMK03000C/ LMK03001C は200fs RMS (10Hz ~ 20MHz) のジッタ特性を提供します。ジッタ・クリーナとして構成した場合、LMK03000C/ LMK03001C は400fs RMS (12kHz ~ 20MHz) のジッタ特性を、LMK03000C/LMK03001C は800fs RMS (12kHz ~ 20MHz) の ジッタ特性をそれぞれ提供します。

これらのクロック・コンディショナは48 ピンのLLP パッケージで提供され、フットプリントは同一ファミリの他のクロック用デバイスと互 換性があります。

ダウンロード

お客様が関心を持ちそうな類似製品

open-in-new 製品の比較
比較対象デバイスと類似の機能。
LMK01000 アクティブ 3 個の LVDS 出力と 5 個の LVPECL 出力、1.6GHz、高性能クロック・バッファ / 分周器 / 分配器 Distribution, Divide, And Delay Only
LMK02000 アクティブ PLL 内蔵、3 個の LVDS と 5 個の LVPECL 出力採用、1 ~ 800MHz の高精度クロック分配器 Includes PLL For Use With External VCO/VCXO.
LMK03200 アクティブ VCO 内蔵、高精度、0 ディレイ・クロック・コンディショナ 0-delay Outputs With PLL+VCO For Jitter Cleaning And Clock Generation

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
14 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LMK03000/LMK03000C/LMK03001/LMK03001C VCO 内蔵高精度クロック・コンディショナ データシート (Rev. M 翻訳版) 最新の英語版をダウンロード (Rev.O) PDF | HTML 2010年 9月 13日
技術記事 How to select an optimal clocking solution for your FPGA-based design 2015年 12月 9日
技術記事 Clocking sampled systems to minimize jitter 2014年 7月 31日
技術記事 Timing is Everything: How to optimize clock distribution in PCIe applications 2014年 3月 28日
EVM ユーザー ガイド (英語) Precision Clock Conditioner with Integrated VCO (1185 - 1296 MHz) (Rev. A) 2013年 11月 29日
アプリケーション・ノート AN-1734 Using the LMK03000C to Clean Recovered Clocks (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-1821 CPRI Repeater System (Rev. A) 2013年 4月 26日
アプリケーション・ノート AN-1865 Frequency Synthesis and Planning for PLL Architectures (Rev. C) 2013年 4月 26日
アプリケーション・ノート AN-2006 Synchronizing a DP83640 PTP Master to a GPS Receiver (Rev. A) 2013年 4月 26日
アプリケーション・ノート High Speed ADCs with Interfacing, Driving and Clocking Schemes (Rev. A) 2013年 4月 26日
アプリケーション・ノート Phase Synchronization with Multiple Devices and Frequencies (Rev. A) 2013年 4月 26日
アプリケーション・ノート High Speed ADCs with Interfacing, Driving and Clocking Schemes (jp) 最新の英語版をダウンロード (Rev.A) 2007年 9月 20日
アプリケーション・ノート 時間インタリーブ方式ADCシステム向け高精度クロックの生成 英語版をダウンロード 2007年 8月 2日
設計ガイド Clock Conditioner Owner's Manual 2006年 11月 10日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

評価ボード

LMK03000CEVAL — 高精度クロック・コンディショナ、VCO 内蔵(1185 ~ 1296MHz)

The LMK03000C Evaluation Board simplifies evaluation of the LMK03000C Precision Clock Conditioner with Integrated VCO. The package consists of an Evaluation Board, Evaluation Board Instructions, and a cable for programming the device through a PC parallel port. Code-Loader is the software used to (...)

ユーザー・ガイド: PDF
TI.com で取扱いなし
アプリケーション・ソフトウェアとフレームワーク

CLOCKDESIGNTOOL — クロック設計ツール - ループ・フィルタおよびデバイス構成+シミュレーション

The Clock Design Tool software helps with part selection, loop filter design and simulation of timing device solutions. When you enter desired output frequencies and a reference frequency (optional), the tool provides TI devices to meet the specified requirements, divider values and a recommended (...)
ユーザー・ガイド: PDF
IDE (統合開発環境)、コンパイラ、またはデバッガ

CODELOADER — CodeLoader デバイス・レジスタ・プログラミング

The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.


Which software do I use?

Product

(...)

ユーザー・ガイド: PDF
シミュレーション・モデル

LMK03000 IBIS Model

SNAM021.ZIP (35 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT

Clock tree architect プログラミング・ソフトウェア

Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
WQFN (RHS) 48 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ