LMK03002
Target Applications
The
The VCO output is optionally accessible on the Fout port. Internally, the VCO output goes through a VCO Divider to feed the various clock distribution blocks.
Each clock distribution block includes a programmable divider, a phase synchronization circuit, a programmable delay, a clock output mux, and an LVPECL output buffer. This allows multiple integer-related and phase-adjusted copies of the reference to be distributed to four system components.
The clock conditioners come in a 48-pin LLP package and are footprint compatible with other clocking devices in the same family.
お客様が関心を持ちそうな類似製品
比較対象デバイスと類似の機能。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | LMK03002 /LMK03002C Precision Clock Conditioner with Integrated VCO (jp) データシート (Rev. D 翻訳版) | 最新の英語版をダウンロード (Rev.E) | PDF | HTML | 2010年 1月 14日 | |
技術記事 | How to select an optimal clocking solution for your FPGA-based design | 2015年 12月 9日 | ||||
技術記事 | Clocking sampled systems to minimize jitter | 2014年 7月 31日 | ||||
技術記事 | Timing is Everything: How to optimize clock distribution in PCIe applications | 2014年 3月 28日 | ||||
アプリケーション・ノート | AN-1821 CPRI Repeater System (Rev. A) | 2013年 4月 26日 | ||||
アプリケーション・ノート | AN-1865 Frequency Synthesis and Planning for PLL Architectures (Rev. C) | 2013年 4月 26日 | ||||
ユーザー・ガイド | Precision Clock Conditioner with Integrated VCO (1566 - 1724 MHz) | 2012年 1月 26日 | ||||
設計ガイド | Clock Conditioner Owner's Manual | 2006年 11月 10日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。
LMK03002CEVAL — 高精度クロック・コンディショナ、VCO 内蔵(1566 ~ 1724MHz)
The LMK03002C Evaluation Board simplifies evaluation of the LMK03002C Precision Clock Conditioner with Integrated VCO. The package consists of an Evaluation Board, Evaluation Board Instructions, and a cable for programming the device through a PC parallel port. Code-Loader is the software used to (...)
CLOCKDESIGNTOOL — クロック設計ツール - ループ・フィルタおよびデバイス構成+シミュレーション
CODELOADER — CodeLoader デバイス・レジスタ・プログラミング
Which software do I use?
Product | (...) |
CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング・ソフトウェア
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
WQFN (RHS) | 48 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating / リフローピーク温度
- MTBF/FIT 推定値
- 材料 (内容)
- 認定試験結果
- 継続的な信頼性モニタ試験結果
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。