Das TSW14J50-Evaluierungsmodul (EVM) von Texas Instruments ist eine neue Generation von Mustergeneratoren und Datenerfassungskarten zur Leistungsbewertung der Texas Instruments (TI) JESD204B-Familie von Hochgeschwindigkeits-Analog-Digital-Wandlern (ADC) und Digital-Analog-Wandlern (DAC).
Bestückt mit einem kostengünstigen Altera Arria V GX-Baustein und unter Verwendung der Altera’s JESD204B IP-Lösung, kann der TSW14J50 dynamisch derart konfiguriert werden, dass er alle Leitungsgeschwindigkeiten von 600 Mbit/s bis 6,5 Gbit/s, von 1 bis 8 Leitungen, mehrere Wandler und mehrere Oktette pro Frame unterstützen kann.
Zusammen mit der zugehörigen grafischen Benutzeroberfläche High Speed Data Converter Pro (HSDC Pro GUI) ist es ein Komplettsystem, welches Datenmuster von ADC-EVM’s erfasst und auswertet und die gewünschten Testmuster erzeugt und an DAC-EVM’ssendet.
Für 12,5-Gbit/s-JESD204B und 8-GB-DDR3-SDRAM siehe bitte TSW14J56EVM.
Merkmale
- Schnelle Evaluierung der Leistung von JESD204B DAC und ADC mit der High Speed Data Converter Pro-Software von TI
- Direkte Verbindung zu allen TI JESD204B-Hochgeschwindigkeits-Datenwandler-EVM’s über einen FMC-Standardanschluss
- Viertelraten-DDR3-Controller mit Unterstützung für den Betrieb mit DDR3 mit bis zu 667 MHz
- JESD-RX- und TX-IP-Kerne mit 8 gerouteten Transceiver-Kanälen
- Viele verfügbare Universal-IO’s (Statussignale, SPI-Schnittstelle etc.) zwischen dem FPGA und dem FMC-Stecker
- Rekonfigurierbare SPI/JTAG-JESD-Kernparameter: L,M,K,F,HD,S etc.
- Unterstützung für den Betrieb von SUBCLASS 0 und 1
- Dynamisch rekonfigurierbare Transceiver-Datengeschwindigkeit mit der HSDC Pro-Software
- Betriebsbereich von 0,611 Gbit/s bis 6,5 Gbit/s
- 4GB DDR3 SDRAM. Erfassen oder senden von bis zu zu 256M 16-Bit-Samples