JAJSPC7B December 2022 – January 2025 ADS131B23
PRODUCTION DATA
| 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|
| 3.0V ≤ IOVDD ≤ 3.6V | ||||
| tw(CLH) | パルス幅、CLK high | 49 | ns | |
| tw(CLL) | パルス幅、CLK low | 49 | ns | |
| tc(SC) | SCLK 周期 | 64 | ns | |
| tw(SCL) | パルス幅、SCLK low | 32 | ns | |
| tw(SCH) | パルス幅、SCLK high | 32 | ns | |
| td(CSSC) | 遅延時間、CSn 立ち下がりエッジから最初の SCLK 立ち上がりエッジまで | 16 | ns | |
| td(SCCS) | 遅延時間、最後の SCLK 立ち下がりエッジから CSn 立ち上がりエッジまで | 10 | ns | |
| tw(CSH) | パルス幅、CSn high | 20 | ns | |
| tsu(DI) | セットアップ時間、SDI 有効から SCLK 立ち下がりエッジまで | 5 | ns | |
| th(DI) | ホールド時間、SCLK 立ち下がりエッジから SDI 有効まで | 8 | ns | |
| tw(RSL) | パルス幅、RESETn low からデバイス リセット生成まで | 500 | ns | |
| 4.5V ≤ IOVDD ≤ 5.5V | ||||
| tw(CLL) | パルス幅、CLK low | 49 | ns | |
| tw(CLH) | パルス幅、CLK high | 49 | ns | |
| tc(SC) | SCLK 周期 | 50 | ns | |
| tw(SCL) | パルス幅、SCLK low | 25 | ns | |
| tw(SCH) | パルス幅、SCLK high | 25 | ns | |
| td(CSSC) | 遅延時間、CSn 立ち下がりエッジから最初の SCLK 立ち上がりエッジまで | 16 | ns | |
| td(SCCS) | 遅延時間、最後の SCLK 立ち下がりエッジから CSn 立ち上がりエッジまで | 10 | ns | |
| tw(CSH) | パルス幅、CSn high | 15 | ns | |
| tsu(DI) | セットアップ時間、SDI 有効から SCLK 立ち下がりエッジまで | 5 | ns | |
| th(DI) | ホールド時間、SCLK 立ち下がりエッジから SDI 有効まで | 8 | ns | |
| tw(RSL) | パルス幅、RESETn low からデバイス リセット生成まで | 500 | ns | |