GERU007B June 2015 – March 2025
Aufgrund des niedrigen Stroms, der von der analogen Signalkette benötigt wird, wie in Sektion 4.1 beschrieben, und um eine hohe Leistung mit sehr geringem Rauschen zu erreichen, ist der LDO wieder eine zwingende Wahl. Aufgrund des hohen PSRR der LDOs von TI wird das vom Schaltregler erzeugte AC-Rauschen blockiert und hat keinen Einfluss auf rauschempfindliche Analogbausteine wie die ADCs, Eingangspuffer und Verstärker.
Die 5-V-Schiene ist für die analogen Puffer und Verstärker sowie für die analoge Versorgungsspannung des ADC ADS8354 ausgelegt. Die 3,3 V sind für die digitale Stromversorgung des ADS8354 und der Komparatoren ausgelegt, um eine 3,3-V-Schnittstelle zum Hostprozessor ohne Notwendigkeit für E/A-Pegelverschieber zu gewährleisten. Aufgrund des geringen Stromverbrauchs der ausgewählten Komponenten wurde für die 3,3-V- und 5-V-Schiene jeweils ein LDO mit einem Nennausgangsstrom von 100mA ausgewählt.
Für die 3,3-V-Schiene wurde ein fester 3,3-V-LDO TPS79933 verwendet, für die 5-V-Schiene wurde TPS71701 verwendet. Der Schaltplan ist in Abbildung 4-12 dargestellt. Die 5-V-Ausgangsspannung wird durch die Rückkopplungswiderstände R15 und R16 mit der TPS71701-VREF = 0,8 V eingestellt, gemäß Gleichung 15.

Abbildung 4-12 Schaltplan für 5-V- und 3,3-V-Spannungsregler für Signalkette