GERU007B June 2015 – March 2025
Der erste Test besteht darin, die Synchronisierung oder den Versatz zwischen den digitalen Ausgangssignalen A, B und R zu überprüfen, die am Schnittstellenanschluss J6 des TIDA-00176-Hostprozessors, Pin 12 (ATTL), Pin 14 (BTTL) und Pin 16 (RTTL ) verfügbar sind. Mit diesem Test wird die ordnungsgemäße Konfiguration des TIDA-00176-Komparator-Subsystems überprüft.
Abbildung 7-30 Gemessene TTL-Signale A, B und R an TIDA-00176-Komparatorausgang J6-12, 14 und 18Die Übergänge am Komparator-Ausgangssignal R treten wie erwartet nur auf, wenn sowohl A als auch B niedrig sind. Dieses Ergebnis bedeutet, dass die Reihenfolge zwischen den A-, B- und R-Signalen von der Drehrichtung der Sin/Cos-Encoder-Welle abhängt. In Abbildung 7-30 wird der Encoder im Uhrzeigersinn gedreht, da die steigende Flanke von B nach der steigenden Flanke von A auftritt
Ein genauerer Blick auf den Versatz zwischen A, B und R wurde bei einer höheren Drehzahl von etwa 400 U/min und für die steigende und fallende Flanke von R geworfen. Die ansteigende und die abfallende Flanke von R treten weiterhin auf, wenn beide Signale A und B niedrig sind.
Beachten Sie, dass die Drehrichtung von Abbildung 7-31 und Abbildung 7-32 gegen den Uhrzeigersinn (CCW) ist.
Abbildung 7-31 Abfallendes Index-Signal R im Vergleich zu A und B entgegen dem Uhrzeigersinn
Abbildung 7-32 Steigendes Index-Signal R im Vergleich zu A und B entgegen dem Uhrzeigersinn