GERU007B June 2015 – March 2025
Abbildung 4-1 bietet einen Überblick über das Analogsignalketten-Subsystem und das Komparator-Subsystem. Für die analoge Signalkette sind zwei Wege implementiert:
Der duale analoge Weg bietet die Option, das Design entweder mit dem auf der Platine integrierten 16-Bit-Dual-ADC als Teil des hochauflösenden Wegs zu testen oder den analogen Differential-to-single-ended-Weg mit einer MCU mit integriertem ADC zu verwenden. Darüber hinaus sorgt der analoge Weg, da er durch einen Puffer vom hochauflösenden Weg entkoppelt ist, für eine ideale Entkopplung des Komparatorwegs. Dadurch wird das Übersprechen in den hochauflösenden analogen Weg beim Umschalten des Ausgangspegels während des Sinus- und Kosinus-Nulldurchgangs vermieden.
Ein anderer Anwendungsfall würde beide Wege verwenden. Ein Weg hätte eine verbesserte Rauschunempfindlichkeit mit einer reduzierten Bandbreite, um HF-Rauschen herauszufiltern, während der andere Weg eine Standardbandbreite bis zur maximalen Drehzahl bieten würde. Die geringere Bandbreite mit verbesserter Rauschunempfindlichkeit würde dem hochauflösenden
16-Bit-ADC zugewiesen, während der andere Weg mit Standardbandbreite mit der MCU mit integriertem ADC verbunden wäre. Die interpolierte Phase (Bogentangens) würde dann dem hochauflösenden Weg entnommen werden, wenn die Motordrehzahl niedrig ist (unter der konfigurierten Abschaltfrequenz), während bei höherer Drehzahl die interpolierte Phase aus dem anderen Weg verwendet würde. Der Hostprozessor entscheidet je nach Motordrehzahl, welcher Winkel verwendet werden soll.
Das Komparator-Subsystem erzeugt TTL-Pegelausgänge für die Signale A, B und R mit einer sehr kurzen Ausbreitungsverzögerung. Die einzelnen Subsysteme werden in den folgenden Abschnitten erläutert.
Abbildung 4-1 Analoge Signalkette