JAJSMP3 November 2024 LMK5C22212A
ADVANCE INFORMATION
図 8-3 に、LMK5C22212A およびペリフェラル回路の実装に役立つリファレンス回路図を示します。コア電源ピンと独立した出力電源ピンの電力フィルタリングの例を示します。クロック入力ピンと出力ピンのシングルエンド LVCMOS、LVDS、HSDS、AC-LVPECL、および HCSL クロック インターフェイスの例を示します。外部 CMOS 発振器は、例として AC 結合電圧分割器ネットワークを駆動し、3.3V LVCMOS 出力をインターフェースして、XO 入力に指定された入力電圧振幅を満たします。LMK5C22212A の XO ピンは 3.3V LVCMOS 入力を受け入れることができます。必要な外部コンデンサはLMK5C22212Aの近くに配置され、推奨値とともに表示されます。ロジック I/O ピンの外部プルアップおよびプルダウン抵抗オプションによって、デフォルトの入力状態が設定されます。I2C または SPI ピンおよびその他のロジック I/O ピンをホスト デバイス (図示せず) に接続して、LMK5C22212Aをプログラムおよび制御し、ステータスを監視することができます。