JAJSMP3 November 2024 LMK5C22212A
ADVANCE INFORMATION
VDD コア電源が非単調に上昇する場合、または 0V から 3.135V までのランプ時間が 100 ミリ秒を超える場合、TI では、すべてのコア電源が 3.135V を超えるまで VCO キャリブレーションを遅らせることを推奨します。これは、分割電源レールからの電源投入 で説明されている方法の一つを使用して、PD# の Low から High への遷移を遅延させることによって実現できます。
PD# がLow から High に遷移する前に、いずれかのコア電源が 3.135V 以上に上昇できない場合は、すべてのコア電源が上昇した後にデバイスのソフト リセットを発行して、VCO キャリブレーションと PLL 起動シーケンスを手動でトリガできます。