JAJSMP3 November 2024 LMK5C22212A
ADVANCE INFORMATION
TEC カウンタは継続的にカウントアップし、定期的に 240 - 1 から 0 にロールオーバーします。
REF0_MISSCLK_VCOSEL フィールドは、早期および欠落したリファレンス クロックの検証のためにすべての入力で使用される VCO も選択します。そのため、REF0_MISSCLK_VCOSEL が変更された場合は、早期および欠落した入力検証レジスタを再計算する必要がある場合があります。動作中に REF0_MISSCLK_VCOSEL または検証計算を変更すると、欠落パルス検出器または欠落パルスとラントパルスの両方の検出器を使用するレファレンスが一時的に不適格となり、DPLL がホールドオーバー状態になる可能性があります。
TEC_CNTR_EN = 0の間、TEC カウンタはリセット状態 (カウンタ値 0) に保持されます。TEC_CNTR_EN が 0 から 1 に遷移した瞬間から将来のトリガ イベントまでの絶対時間測定を実行することも可能です。ただし、この測定の精度は、2 つの GPIO または 2 つの SPI CSC トリガによって発生する相対測定を実行する場合よりも低くなります。