一般的なアプリケーションでは、全体的なクロック ソリューションを実装するために、次の設計要件またはパラメータを考慮してください。
- デバイスの初期構成。デバイスは、ホスト プログラム (MCU または FPGA) または工場で事前プログラムされたものとして構成する必要があります。
- デバイス インターフェイスでは、I2C または SPI 通信インターフェイスに応じて GPIO1 を設定します。
- XO 周波数、信号タイプ、周波数の精度と安定性。次のいずれかが必要な場合は、XO 入力に高安定性 TCXO または OCXO の使用を検討してください。
- 標準準拠の周波数安定性 (SyncE、SONET/SDH、IEEE 1588など)
- オフセット ≤ 100Hz で可能な限り低い近傍位相ノイズ
- ナロー DPLL帯域幅 ≤ 10Hz
- 各 DPLL/APLL ドメインについて、以下を決定します。
- 入力クロック:周波数、バッファ モード、優先度、入力選択モード
- APLL リファレンス:カスケード モードの別の VCO、または非カスケード モードの XO
- 出力クロック:周波数、バッファ モード
- DPLL ループ帯域幅と最大 TDC 周波数
- DCO モードまたは ZDM が必要な場合
- 入力クロックと PLL 監視オプション
- ステータス出力と割り込みフラグ
- 電源レール