JAJSMP3 November 2024 LMK5C22212A
ADVANCE INFORMATION
リファレンス入力 (IN0 および IN1) は、差動クロックまたはシングルエンド クロックを受け入れることができます。図 7-9 に示すように、各入力には、プログラム可能な入力タイプ、終端、DC 結合または AC 結合の入力バイアス構成があります。各入力バッファは、DPLL ブロックのレファレンス入力マルチプレクサを駆動します。DPLL 入力マルチプレクサは、任意のリファレンス入力から選択できます。DPLL は、DPLL R デバイダを使用して周波数を共通周波数に分周できる場合、異なる周波数の入力間でスイッチングできます。また、リファレンス入力パスは、リファレンス入力の監視と検証のためのさまざまな検出器ブロックも駆動します。DC パス スイッチは、内部の AC カップリング コンデンサをバイパスすることで、低周波数入力を確実に動作させることができます。
表 7-2に、一般的なクロック インターフェイス タイプのリファレンス入力バッファ構成を示します。
| REFx_ITYPE、 R68/R67 | 入力タイプ | 内部のレジスタとスイッチの設定 | |||||
|---|---|---|---|---|---|---|---|
| ヒステリシス、 R68[5] | Acコンデンサ バイパス、 R68[4]、S4(1) | シングルエンド選択 、R68[3] | シングルエンド終端、 R68[2]、S1(2) | 差動終端、 R68[1]、S2(2) | 弱いバイアス (1.3V) R68[0]、S3(3) | ||
| 0x00 | 差動、 外部DC 結合、 外部終端 | 0 | 0 | 0 | 0 | 0 | 0 |
| 0x01 | 差動、 外部AC 結合、 外部終端 | 0 | 0 | 0 | 0 | 0 | 1 |
| 0x02 | 差動、 外部DC 結合 、内部100Ω 差動終端、 LVDS/HSDS | 0 | 0 | 0 | 0 | 1 | 0 |
| 0x03 | 差動、 外部AC 結合 、内部100Ω 差動終端、 LVDS/HSDS | 0 | 0 | 0 | 0 | 1 | 1 |
| 0x04 | 差動、 外部DC 結合 、内部50Ω ~ GND HCSL | 0 | 0 | 0 | 1 | 0 | 0 |
| 0x05 | 差動、 外部AC 結合 、内部GND に対し 50Ω、 HCSL | 0 | 0 | 0 | 1 | 0 | 1 |
| 0x08 | シングルエンド、 外部 DC 結合、 内部AC 結合 70mV スレッショルド、 LVCMOS | 0 | 0 | 1 | 0 | 0 | 0 |
| 0x0C | シングルエンド、 外部DC 結合 、内部AC 結合 、内部GND に対し 50Ω、 70mV スレッショルド | 0 | 0 | 1 | 1 | 0 | 0 |
| 0x18 | シングルエンド、 外部DC 結合 、内部DC 結合 150mV ヒステリシス、 LVCMOS | 0 | 1 | 1 | 0 | 0 | 0 |
| 0x28 | シングルエンド、 外部DC 結合 、内部AC 結合 210mV ヒステリシス、 LVCMOS | 1 | 0 | 1 | 0 | 0 | 0 |
| 0x38 | シングルエンド、 外部DC 結合 、内部DC 結合 0mV ヒステリシス、 LVCMOS | 1 | 1 | 1 | 0 | 0 | 0 |