JAJSMP3 November 2024 LMK5C22212A
ADVANCE INFORMATION
APLL 専用モードでは、外部 XO 入力ソースによって、出力クロックのフリーラン周波数の安定性と精度が決まります。DPLL ブロックは使用されず、APLL に影響を与えません。APLL は、カスケード モードおよび非カスケード モードの両方で動作可能であり、さらに制御レジスタの書き込みによって DCO オプションも利用できます。
パワーオン リセットおよび初期化後の APLL 専用モードの動作原理は次のとおりです。図 7-6 に示されているように APLL2 がカスケード モードで動作しており、かつ DPLL1 が使用されていない場合、VCO2 は VCO1 ドメインを追跡します。APLL はビットを使用して APLL 優先順位をロックします。APLLx_STRT_PRTY。APLL2 を VCO1 からカスケード接続することで、高周波かつ超低ジッタのリファレンス クロックが提供され、性能の低い XO/TCXO/OCXO を使用した場合に発生しうる APLL2 のインバンド位相ノイズ/ジッタの劣化を最小限に抑えることができます。
図 7-7 に示すように APLL2 がカスケード接続されていない場合、VCO2 は初期化後に APLLx_STRT_PRTY の順序で XO 入力にロックし、APLL1 ドメインとは独立して動作します。
周波数精度を高めるために、APLL のみで動作する場合は、固定の 40 ビット分母 (PLLx_MODE = 1) を使用するのではなく、24 ビットの分子とプログラム可能な 24 ビットの分母 (PLLx_MODE = 0) を使用することが推奨されます。