JAJSMP3 November 2024 LMK5C22212A
ADVANCE INFORMATION
各 DPLL リファレンス クロック入力は、クロックが認定され、DPLL による選択に使用できるようになる前に、入力検証のために個別に監視されます。リファレンス モニタリング ブロックには、周波数、欠落パルス、ラント パルス モニタが含まれます。1-PPS 入力の場合、位相有効モニタはサポートされますが、周波数、欠落パルス、ラント パルス モニタはサポートされないため、無効にする必要があります。検証タイマは、入力が承認される前に、有効なすべての参照モニタのフラグがクリアされる最小時間を設定します。
すべてのリファレンス モニタと検証タイマの有効化と有効なスレッショルドは、入力ごとにプログラム可能です。リファレンス モニタと検証タイマは、有効化がオプションですが、ホールドオーバーまたはスイッチオーバー イベント中に信頼性の高い DPLL ロックと最適な過渡性能を実現するために重要であり、信頼性の低いクロック入力や断続的なクロック入力の選択を回避するためにも使用されます。特定の検出器が有効になっていない場合、検出器はフラグを設定せず、無視されます。有効な検出器のステータス フラグは、任意のリファレンス入力 (選択されているか、選択されていないか) のステータス ピンを通じて確認できます。有効になっている検出器のステータス フラグは、DPLL の選択された入力のステータス ビットを通じて読み取ることもできます。