JAJSVX5 December 2024 MCF8315D
PRODUCTION DATA
降圧レギュレータは、ピーク電流モード制御によるパルス周波数変調 (PFM) アーキテクチャを実装しています。降圧レギュレータの出力電圧は、外側の電圧制御ループを構成する降圧出力電圧設定 (BUCK_SEL) に応じて内部で生成される内部リファレンス電圧 (VBK_REF) と比較されます。コンパレータ出力が High (VBK < VBK_REF) または Low (VBK > VBK_REF) になることによって、降圧コンバータの ハイサイド パワー FET はそれぞれオンまたはオフになります。独立した電流制御ループは、ハイサイド パワー FET の電流 (IBK) を監視し、電流が降圧電流制限 (BUCK_CL で設定された IBK_CL) を超えるとハイサイド FET をオフにします。これにより、降圧レギュレータの電流制限制御が実行されます。図 6-8 に、降圧のアーキテクチャと、各種の制御 / 保護ループを示します。