製品詳細

DSP 1 C64x DSP MHz (Max) 850, 1000, 1200 CPU 32-/64-bit Operating system DSP/BIOS Ethernet MAC 10/100/1000 Rating Catalog Operating temperature range (C) 0 to 100, 0 to 95
DSP 1 C64x DSP MHz (Max) 850, 1000, 1200 CPU 32-/64-bit Operating system DSP/BIOS Ethernet MAC 10/100/1000 Rating Catalog Operating temperature range (C) 0 to 100, 0 to 95
  • High-Performance Fixed-Point DSP (C6457)
    • 1.18-ns, 1-ns, and 0.83-ns Instruction Cycle Time/li>
    • 850-MHz, 1-GHz, and 1.2-GHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 8000 and 9600 MIPS/MMACS (16-Bits)
    • Case Temperature
      • Commercial:
        • 0°C to 100°C (850 MHz)
        • 0°C to 100°C (1 GHz)
        • 0°C to 95°C (1.2 GHz)
      • Extended:
        • -40°C to 100°C (1 GHz)
        • -40°C to 95°C (1.2 GHz)
  • TMS320C64x+™ DSP Core
    • Dedicated SPLOOP Instruction
    • Compact Instructions (16-Bit)
    • Instruction Set Enhancements
    • Exception Handling
  • TMS320C64x+ Megamodule L1/L2 Memory Architecture:
    • 256K-Bit (32K-Byte) L1P Program Cache [Direct Mapped]
    • 256K-Bit (32K-Byte) L1D Data Cache [2-Way Set-Associative]
    • 16M-Bit (2048K-Byte) L2 Unified Mapped Ram/Cache [Flexible Allocation]
      • Configurable up to 1MB of L2 Cache
    • 512K-Bit (64K-Byte) L3 ROM
    • Time Stamp Counter
  • Enhanced VCP2
    • Supports Over 694 7.95-Kbps AMR
    • Programmable Code Parameters
  • Two Enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)
    • Each TCP2 Supports up to Eight 2-Mbps 3GPP (6 Iterations)
    • Programmable Turbo Code and Decoding Parameters
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIFA)
    • Glueless Interface to Asynchronous Memories (SRAM, Flash, and EEPROM) and Synchronous Memories (SBSRAM, ZBT SRAM)
    • Supports Interface to Standard Sync Devices and Custom Logic (FPGA, CPLD, ASICs, etc.)
    • 32M-Byte Total Addressable External Memory Space
  • 32-Bit DDR2 Memory Controller (DDR2-667 SDRAM)
  • Four 1× Serial RapidIO® Links (or One 4×), v1.3 Compliant
    • 1.25-, 2.5-, 3.125-Gbps Link Rates
    • Message Passing, DirectIO Support, Error Mgmt Extensions, Congestion Control
    • IEEE 1149.6 Compliant I/Os
  • EDMA3 Controller (64 Independent Channels)
  • 32-/16-Bit Host-Port Interface (HPI)
  • Two 1.8-V McBSPs
  • 10/100/1000 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Supports SGMII, v1.8 Compliant
    • 8 Independent Transmit (TX) and 8 Independent Receive (RX) Channels
  • Two 64-Bit General-Purpose Timers
    • Configurable as Four 32-Bit Timers
    • Configurable in a Watchdog Timer Mode
  • UTOPIA
    • UTOPIA Level 2 Slave ATM Controller
    • 8-Bit Transmit and Receive Operations up to 50 MHz per Direction
    • User-Defined Cell Format up to 64 Bytes
  • One 1.8-V Inter-Integrated Circuit (I2C) Bus
  • 16 General-Purpose I/O (GPIO) Pins
  • System PLL and PLL Controller
  • DDR PLL, Dedicated to DDR2 Memory Controller
  • Advanced Event Triggering (AET) Compatible
  • Trace-Enabled Device
  • Supports IP Security
  • IEEE-1149.1 and IEEE-1149.6 (JTAG™) Boundary-Scan-Compatible
  • 688-Pin Ball Grid Array (BGA) Package (CMH or GMH Suffix), 0.8-mm Ball Pitch
  • 0.065-µm/7-Level Cu Metal Process (CMOS)
  • 3.3-V, 1.8-V, 1.1-V I/Os, 1.1-V and 1.2-V Internal

All trademarks are the property of their respective owners.

  • High-Performance Fixed-Point DSP (C6457)
    • 1.18-ns, 1-ns, and 0.83-ns Instruction Cycle Time/li>
    • 850-MHz, 1-GHz, and 1.2-GHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 8000 and 9600 MIPS/MMACS (16-Bits)
    • Case Temperature
      • Commercial:
        • 0°C to 100°C (850 MHz)
        • 0°C to 100°C (1 GHz)
        • 0°C to 95°C (1.2 GHz)
      • Extended:
        • -40°C to 100°C (1 GHz)
        • -40°C to 95°C (1.2 GHz)
  • TMS320C64x+™ DSP Core
    • Dedicated SPLOOP Instruction
    • Compact Instructions (16-Bit)
    • Instruction Set Enhancements
    • Exception Handling
  • TMS320C64x+ Megamodule L1/L2 Memory Architecture:
    • 256K-Bit (32K-Byte) L1P Program Cache [Direct Mapped]
    • 256K-Bit (32K-Byte) L1D Data Cache [2-Way Set-Associative]
    • 16M-Bit (2048K-Byte) L2 Unified Mapped Ram/Cache [Flexible Allocation]
      • Configurable up to 1MB of L2 Cache
    • 512K-Bit (64K-Byte) L3 ROM
    • Time Stamp Counter
  • Enhanced VCP2
    • Supports Over 694 7.95-Kbps AMR
    • Programmable Code Parameters
  • Two Enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)
    • Each TCP2 Supports up to Eight 2-Mbps 3GPP (6 Iterations)
    • Programmable Turbo Code and Decoding Parameters
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIFA)
    • Glueless Interface to Asynchronous Memories (SRAM, Flash, and EEPROM) and Synchronous Memories (SBSRAM, ZBT SRAM)
    • Supports Interface to Standard Sync Devices and Custom Logic (FPGA, CPLD, ASICs, etc.)
    • 32M-Byte Total Addressable External Memory Space
  • 32-Bit DDR2 Memory Controller (DDR2-667 SDRAM)
  • Four 1× Serial RapidIO® Links (or One 4×), v1.3 Compliant
    • 1.25-, 2.5-, 3.125-Gbps Link Rates
    • Message Passing, DirectIO Support, Error Mgmt Extensions, Congestion Control
    • IEEE 1149.6 Compliant I/Os
  • EDMA3 Controller (64 Independent Channels)
  • 32-/16-Bit Host-Port Interface (HPI)
  • Two 1.8-V McBSPs
  • 10/100/1000 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Supports SGMII, v1.8 Compliant
    • 8 Independent Transmit (TX) and 8 Independent Receive (RX) Channels
  • Two 64-Bit General-Purpose Timers
    • Configurable as Four 32-Bit Timers
    • Configurable in a Watchdog Timer Mode
  • UTOPIA
    • UTOPIA Level 2 Slave ATM Controller
    • 8-Bit Transmit and Receive Operations up to 50 MHz per Direction
    • User-Defined Cell Format up to 64 Bytes
  • One 1.8-V Inter-Integrated Circuit (I2C) Bus
  • 16 General-Purpose I/O (GPIO) Pins
  • System PLL and PLL Controller
  • DDR PLL, Dedicated to DDR2 Memory Controller
  • Advanced Event Triggering (AET) Compatible
  • Trace-Enabled Device
  • Supports IP Security
  • IEEE-1149.1 and IEEE-1149.6 (JTAG™) Boundary-Scan-Compatible
  • 688-Pin Ball Grid Array (BGA) Package (CMH or GMH Suffix), 0.8-mm Ball Pitch
  • 0.065-µm/7-Level Cu Metal Process (CMOS)
  • 3.3-V, 1.8-V, 1.1-V I/Os, 1.1-V and 1.2-V Internal

All trademarks are the property of their respective owners.

The TMS320C64x+™ DSPs (including the TMS320C6457 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The C6457 device is based on the third-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making these DSPs an excellent choice for applications including video and telecom infrastructure, imaging/medical, and wireless infrastructure (WI). The C64x+ devices are upward code-compatible from previous devices that are part of the C6000™ DSP platform.

Based on 65-nm process technology and with performance of up to 9600 million instructions per second (MIPS) [or 9600 16-bit MMACs per cycle] at a 1.2-GHz clock rate, the C6457 device offers cost-effective solutions to high-performance DSP programming challenges. The C6457 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors.

The C64x+ DSP core employs eight functional units, two register files, and two data paths. Like the earlier C6000 devices, two of these eight functional units are multipliers or .M units. Each C64x+ .M unit doubles the multiply throughput versus the C64x core by performing four 16-bit × 16-bit multiply-accumulates (MACs) every clock cycle. Thus, eight 16-bit × 16-bit MACs can be executed every cycle on the C64x+ core. At a 1.2-GHz clock rate, this means 9600 16-bit MMACs can occur every second. Moreover, each multiplier on the C64x+ core can compute one 32-bit × 32-bit MAC or four 8-bit × 8-bit MACs every clock cycle.

The C6457 device includes Serial RapidIO®. This high-bandwidth peripheral dramatically improves system performance and reduces system cost for applications that include multiple DSPs on a board, such as video and telecom infrastructures and medical/imaging.

The C6457 DSP integrates a large amount of on-chip memory organized as a two-level memory system. The level-1 (L1) program and data memories on the C6457 device are 32KB each. This memory can be configured as mapped RAM, cache, or some combination of the two. When configured as cache, L1 program (L1P) is a direct mapped cache whereas L1 data (L1D) is a two-way set associative cache. The level 2 (L2) memory is shared between program and data space and is 2048KB in size. L2 memory can also be configured as mapped RAM, cache, or some combination of the two. L2 is configurable up to 1MB of cache. The C64x+ Megamodule also has a 32-bit peripheral configuration (CFG) port, an internal DMA (IDMA) controller, a system component with reset/boot control, interrupt/exception control, a power-down control, and a free-running 32-bit timer for time stamp.

The peripheral set includes: an inter-integrated circuit bus module (I2C); two multichannel buffered serial ports (McBSPs); an 8-bit Universal Test and Operations PHY Interface for Asynchronous Transfer Mode (ATM) Slave [UTOPIA Slave] port; two 64-bit general-purpose timers (also configurable as four 32-bit timers); a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a 16-pin general-purpose input/output port (GPIO) with programmable interrupt/event generation modes; an 10/100/1000 Ethernet media access controller (EMAC), which provides an efficient interface between the C6457 DSP core processor and the network; a management data input/output (MDIO) module (also part of the EMAC) that continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system; a glueless external memory interface (64-bit EMIFA), which is capable of interfacing to synchronous and asynchronous peripherals; and a 32-bit DDR2 SDRAM interface.

The C6457 device has three high-performance embedded coprocessors [one enhanced Viterbi Decoder Coprocessor (VCP2) and two enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)] that significantly speed up channel-decoding operations on-chip. The VCP2 operating at CPU clock ÷ 3 can decode more than 694 7.95-Kbps adaptive multi-rate (AMR) [K = 9, R = 1/3] voice channels. The VCP2 supports constraint lengths K = 5, 6, 7, 8, and 9, rates R = 3/4, 1/2, 1/3, 1/4, and 1/5, and flexible polynomials, while generating hard decisions or soft decisions. Each TCP2 operating at CPU clock ÷ 3 can decode up to fifty 384-Kbps or eight 2-Mbps turbo encoded channels (assuming 6 iterations). The TCP2 implements the max*log-map algorithm and is designed to support all polynomials and rates required by Third-Generation Partnership Projects (3GPP and 3GPP2), with fully programmable frame length and turbo interleaver. Decoding parameters such as the number of iterations and stopping criteria are also programmable. Communications between the VCP2/TCP2s and the CPU are carried out through the EDMA3 controller.

The C6457 device has a complete set of development tools, which includes: a new C compiler, an assembly optimizer to simplify programming and scheduling, and a Windows® debugger interface for visibility into source code execution.

The TMS320C64x+™ DSPs (including the TMS320C6457 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The C6457 device is based on the third-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making these DSPs an excellent choice for applications including video and telecom infrastructure, imaging/medical, and wireless infrastructure (WI). The C64x+ devices are upward code-compatible from previous devices that are part of the C6000™ DSP platform.

Based on 65-nm process technology and with performance of up to 9600 million instructions per second (MIPS) [or 9600 16-bit MMACs per cycle] at a 1.2-GHz clock rate, the C6457 device offers cost-effective solutions to high-performance DSP programming challenges. The C6457 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors.

The C64x+ DSP core employs eight functional units, two register files, and two data paths. Like the earlier C6000 devices, two of these eight functional units are multipliers or .M units. Each C64x+ .M unit doubles the multiply throughput versus the C64x core by performing four 16-bit × 16-bit multiply-accumulates (MACs) every clock cycle. Thus, eight 16-bit × 16-bit MACs can be executed every cycle on the C64x+ core. At a 1.2-GHz clock rate, this means 9600 16-bit MMACs can occur every second. Moreover, each multiplier on the C64x+ core can compute one 32-bit × 32-bit MAC or four 8-bit × 8-bit MACs every clock cycle.

The C6457 device includes Serial RapidIO®. This high-bandwidth peripheral dramatically improves system performance and reduces system cost for applications that include multiple DSPs on a board, such as video and telecom infrastructures and medical/imaging.

The C6457 DSP integrates a large amount of on-chip memory organized as a two-level memory system. The level-1 (L1) program and data memories on the C6457 device are 32KB each. This memory can be configured as mapped RAM, cache, or some combination of the two. When configured as cache, L1 program (L1P) is a direct mapped cache whereas L1 data (L1D) is a two-way set associative cache. The level 2 (L2) memory is shared between program and data space and is 2048KB in size. L2 memory can also be configured as mapped RAM, cache, or some combination of the two. L2 is configurable up to 1MB of cache. The C64x+ Megamodule also has a 32-bit peripheral configuration (CFG) port, an internal DMA (IDMA) controller, a system component with reset/boot control, interrupt/exception control, a power-down control, and a free-running 32-bit timer for time stamp.

The peripheral set includes: an inter-integrated circuit bus module (I2C); two multichannel buffered serial ports (McBSPs); an 8-bit Universal Test and Operations PHY Interface for Asynchronous Transfer Mode (ATM) Slave [UTOPIA Slave] port; two 64-bit general-purpose timers (also configurable as four 32-bit timers); a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a 16-pin general-purpose input/output port (GPIO) with programmable interrupt/event generation modes; an 10/100/1000 Ethernet media access controller (EMAC), which provides an efficient interface between the C6457 DSP core processor and the network; a management data input/output (MDIO) module (also part of the EMAC) that continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system; a glueless external memory interface (64-bit EMIFA), which is capable of interfacing to synchronous and asynchronous peripherals; and a 32-bit DDR2 SDRAM interface.

The C6457 device has three high-performance embedded coprocessors [one enhanced Viterbi Decoder Coprocessor (VCP2) and two enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)] that significantly speed up channel-decoding operations on-chip. The VCP2 operating at CPU clock ÷ 3 can decode more than 694 7.95-Kbps adaptive multi-rate (AMR) [K = 9, R = 1/3] voice channels. The VCP2 supports constraint lengths K = 5, 6, 7, 8, and 9, rates R = 3/4, 1/2, 1/3, 1/4, and 1/5, and flexible polynomials, while generating hard decisions or soft decisions. Each TCP2 operating at CPU clock ÷ 3 can decode up to fifty 384-Kbps or eight 2-Mbps turbo encoded channels (assuming 6 iterations). The TCP2 implements the max*log-map algorithm and is designed to support all polynomials and rates required by Third-Generation Partnership Projects (3GPP and 3GPP2), with fully programmable frame length and turbo interleaver. Decoding parameters such as the number of iterations and stopping criteria are also programmable. Communications between the VCP2/TCP2s and the CPU are carried out through the EDMA3 controller.

The C6457 device has a complete set of development tools, which includes: a new C compiler, an assembly optimizer to simplify programming and scheduling, and a Windows® debugger interface for visibility into source code execution.

ダウンロード

No design support from TI available

This product does not have ongoing design support from TI for new projects, such as new content or software updates. If available, you will find relevant collateral, software and tools in the product folder. You can also search for archived information in the TI E2ETM support forums.

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
36 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TMS320C6457 Fixed-Point Digital Signal Processor データシート (Rev. B) 2010年 7月 9日
* エラッタ TMS320C6457 DSP Silicon Errata (Silicon Revisions 1.0, 1.1, 1.2) (Rev. A) 2010年 1月 22日
アプリケーション・ノート How to Migrate CCS 3.x Projects to the Latest CCS (Rev. A) 2021年 5月 19日
ユーザー・ガイド SYS/BIOS (TI-RTOS Kernel) User's Guide (Rev. V) 2020年 6月 1日
アプリケーション・ノート FFT 2019年 6月 11日
アプリケーション・ノート TMS320TCI6484 and TMS320C6457 SERDES Implementation Guidelines (Rev. B) 2019年 4月 30日
技術記事 Bringing the next evolution of machine learning to the edge 2018年 11月 27日
技術記事 How quality assurance on the Processor SDK can improve software scalability 2018年 8月 22日
技術記事 Clove: Low-Power video solutions based on Sitara™ AM57x processors 2016年 7月 21日
技術記事 TI's new DSP Benchmark Site 2016年 2月 8日
アプリケーション・ノート Error Detection and Correction Mechanism of TMS320C64x+/C674x (Rev. A) 2013年 7月 19日
ユーザー・ガイド TMS320C6457 DSP EMAC / MDIO User's Guide (Rev. A) 2012年 5月 2日
アプリケーション・ノート Power Consumption Guide for the C66x 2011年 10月 6日
ユーザー・ガイド TMS320C6457 DSP DDR2 Memory Controller User's Guide (Rev. D) 2011年 6月 22日
ユーザー・ガイド Bootloader User's Guide for the TMS320C645x/C647x (Rev. G) 2011年 6月 3日
アプリケーション・ノート TMS320C6457 Power Consumption Application Report (Rev. A) 2011年 3月 25日
アプリケーション・ノート Tuning VCP2 and TCP2 Bit Error Rate Performance Application Note 2011年 2月 11日
ユーザー・ガイド TMS320C6457 DSP Serial RapidIO (SRIO) User's Guide (Rev. D) 2011年 2月 3日
ユーザー・ガイド TMS320C64x+ DSP Megamodule Reference Guide (Rev. K) 2010年 8月 3日
ユーザー・ガイド TMS320C6457 DSP External Memory Interface (EMIF) User's Guide (Rev. B) 2010年 7月 30日
ユーザー・ガイド TMS320C6457 DSP Host Port Interface (HPI) User's Guide (Rev. A) 2010年 7月 30日
ユーザー・ガイド TMS320C64x/C64x+ DSP CPU and Instruction Set Reference Guide (Rev. J) 2010年 7月 30日
ユーザー・ガイド TMS320C6457 DSP Multichannel Buffered Serial Port (McBSP) Reference Guide (Rev. A) 2010年 5月 18日
アプリケーション・ノート TMS320C6457/TMS320TCI6484/TMS320TCI6487/88 DDR2 Implementation Guidelines (Rev. D) 2010年 1月 28日
ユーザー・ガイド TMS320C6457 DSP Viterbi-Decoder Coprocessor 2 Reference (VCP2) Guide (Rev. A) 2009年 12月 8日
ユーザー・ガイド TMS320C6457 DSP Inter-Integrated Circuit (I2C) Module User's Guide (Rev. A) 2009年 10月 28日
アプリケーション・ノート TMS320TCI6484 and TMS320C6457 DSPs Hardware Design Guide (Rev. B) 2009年 10月 8日
ユーザー・ガイド TMS320C6457 DSP 64-Bit Timer User’s Guide 2009年 3月 11日
ユーザー・ガイド TMS320C6457 DSP Enhanced DMA Controller User's Guide 2009年 3月 11日
ユーザー・ガイド TMS320C6457 DSP General-Purpose Input/Output User's Guide 2009年 3月 11日
ユーザー・ガイド TMS320C6457 DSP Power/Sleep Controller User's Guide 2009年 3月 11日
ユーザー・ガイド TMS320C6457 DSP Turbo-Decoder Coprocessor 2 Reference Guide 2009年 3月 11日
ユーザー・ガイド TMS320C6457 DSP Universal Test&Operations PHY Interface for ATM 2 User's Guide 2009年 3月 11日
ユーザー・ガイド TMS320C6457 DSP Software-Programmable Phase-Locked Loop Controller User's Guide 2008年 3月 11日
アプリケーション・ノート TMS320C64x to TMS320C64x+ CPU Migration Guide (Rev. A) 2005年 10月 20日
ユーザー・ガイド High-Speed DSP Systems Design Reference Guide 2005年 5月 20日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

EINFO-3P-SOM-EVM — eInfochips のシステム・オン・モジュールと EVM

eInfochips は、製品エンジニアリングおよび設計サービスの企業です。20 年以上の経験、500 を超える製品開発、世界 140 か国でのサービス実績は 4000 万回を超えています。複数の業界にまたがる多くの Fortune 500企業にターンキー・テクノロジー・ソリューションを提供しています。アロー・カンパニーである eInfochips (...)

From: eInfochips
デバッグ・プローブ

TMDSEMU200-U — Spectrum Digital XDS200 USB エミュレータ

Spectrum Digital XDS200 は、TI のプロセッサを対象とする最新の XDS200 デバッグ・プローブ(エミュレータ)ファミリの最初のモデルです。XDS200 ファミリは、超低コストの XDS100 と高性能の XDS560v2 の間で、低コストと高性能の最適バランスを実現します。また、すべての XDS デバッグ・プローブは、ETB(Embedded Trace Buffer、組込みトレース・バッファ)を搭載したすべての ARM と DSP プロセッサに対し、コア・トレースとシステム・トレースをサポートしています。

Spectrum Digital XDS200 は、TI (...)

デバッグ・プローブ

TMDSEMU560V2STM-U — Blackhawk XDS560v2 システム・トレース USB エミュレータ

The XDS560v2 System Trace is the first model of the XDS560v2 family of high-performance debug probes (emulators) for TI processors. The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7).

The (...)

デバッグ・プローブ

TMDSEMU560V2STM-UE — Spectrum Digital XDS560v2 システム・トレース USB およびイーサネット

The XDS560v2 System Trace is the first model of the XDS560v2 family of high-performance debug probes (emulators) for TI processors. The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7).

The (...)

ソフトウェア開発キット (SDK)

LINUXMCSDK Linux MCSDK、C66x、C647x および C645x 用

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
TMS320C6455 C64x+ 固定小数点 DSP - 最大 1.2GHz、64 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 と 1Gbps イーサネット搭載 TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320C6472 固定小数点デジタル・シグナル・プロセッサ TMS320C6474 マルチコア・デジタル・シグナル・プロセッサ TMS320C6670 通信 / テレコム向け 4 コア固定 / 浮動小数点 DSP TMS320C6678 高性能オクタルコア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz
ハードウェア開発
TMDSDSK6455 TMS320C6455 DSP スタータ・キット (DSK)
ダウンロードオプション
ソフトウェア開発キット (SDK)

BIOSMCSDK-C64XPLUS SYS/BIOS マルチコア・ソフトウェア開発キット(MCSDK)、TMS320C647x および TMS320C645x プロセッサ用

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ
ダウンロードオプション
ドライバまたはライブラリ

FAXLIB C66x、C64x+、および C55x プロセッサ用 FAX ライブラリ(FAXLIB)

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
Arm ベースのプロセッサ
66AK2G12 1 個の Arm A15 コアと 1 個の C66x DSP コア搭載、高性能マルチコア DSP+Arm
デジタル信号プロセッサ (DSP)
DM505 15mm パッケージ封止、ビジョン分析向け SoC SM320C6201-EP エンハンスド製品、C6201 固定小数点 DSP SM320C6415 ミリタリー・グレード、C64x 固定小数点 DSP SM320C6415-EP エンハンスド製品、C6415 固定小数点 DSP SM320C6424-EP エンハンスド製品、C6424 固定小数点 DSP SM320C6455-EP エンハンスド製品、C6455 の固定小数点 DSP SM320C6472-HIREL 高信頼性製品、6 コア C6472 固定小数点 DSP SM320C6678-HIREL 高信頼性製品、高性能 8 コア C6678 固定小数点 / 浮動小数点 DSP SM320C6701 ミリタリー・アプリケーション向け、シングル・コア C67x 浮動小数点 DSP - 最大 167MHz SM320C6701-EP エンハンスド製品、C6701 浮動小数点 DSP SM320C6711D-EP エンハンスド製品、C6711D 浮動小数点 DSP SM320C6712D-EP エンハンスド製品、C6712D DSP SM320C6713B-EP エンハンスド製品、C6713 浮動小数点 DSP SM320C6727B ミリタリー・グレード C6727B 浮動小数点 DSP SM320C6727B-EP エンハンスド製品、C6727 浮動小数点 DSP SM320DM642-HIREL 高信頼性製品、デジタル・メディア DM642 DSP SM32C6416T-EP エンハンスド製品、C6416T 固定小数点 DSP SMJ320C6201B ミリタリー、固定小数点デジタル・シグナル・プロセッサ SMJ320C6203 ミリタリー・グレード C62x 固定小数点 DSP - セラミック・パッケージ SMJ320C6415 ミリタリー・グレード C64x 固定小数点 DSP - セラミック・パッケージ SMJ320C6701 ミリタリー・グレード C67x 浮動小数点 DSP - セラミック・パッケージ SMJ320C6701-SP 宇宙グレード C6701 浮動小数点 DSP - セラミック・パッケージ封止、耐放射線特性 Class V SMV320C6727B-SP 宇宙グレード C6727B 浮動小数点 DSP - セラミック・パッケージ封止、耐放射線特性 Class V TMS320C5517 低消費電力 C55x 固定小数点 DSP - 最大 200MHz、USB と LCD インターフェイスと FFT HWA と SAR ADC 搭載 TMS320C5532 低消費電力 C55x 固定小数点 DSP - 最大 100MHz TMS320C5533 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB 搭載 TMS320C5534 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB と LCD インターフェイス搭載 TMS320C5535 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB と LCD インターフェイスと FFT HWA と SAR ADC 搭載 TMS320C6201 固定小数点デジタル・シグナル・プロセッサ TMS320C6202 固定小数点デジタル・シグナル・プロセッサ TMS320C6202B C62x 固定小数点 DSP - 最大 300MHz、384KB TMS320C6203B C62x 固定小数点 DSP - 最大 300MHz、896KB TMS320C6204 固定小数点デジタル・シグナル・プロセッサ TMS320C6205 固定小数点デジタル・シグナル・プロセッサ TMS320C6211B C62x 固定小数点 DSP - 最大 167MHz TMS320C6411 C64x 固定小数点 DSP - 最大 300MHz、McBSP TMS320C6414 C64x 固定小数点 DSP - 最大 720MHz、McBSP 搭載 TMS320C6415 C64x 固定小数点 DSP - 最大 720MHz、McBSP と PCI 搭載 TMS320C6416 C64x 固定小数点 DSP - 最大 720MHz、McBSP と PCI と VCP/TCP 搭載 TMS320C6421Q C64x+ 固定小数点 DSP - 最大 600MHz、8 ビット EMIFA (非同期 EMIF) と 16 ビット DDR2 搭載 TMS320C6424Q C64x+ 固定小数点 DSP - 最大 600MHz、16/8 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 搭載 TMS320C6454 C64x+ 固定小数点 DSP - 最大 1GHz、64 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 と 1Gbps イーサネット搭載 TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320C6701 C67x 浮動小数点 DSP - 最大 167MHz、McBSP 搭載 TMS320C6711D C67x 浮動小数点 DSP - 最大 250MHz、McBSP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6712D C67x 浮動小数点 DSP - 最大 150MHz、McBSP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6720 C67x 浮動小数点 DSP - 200MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6722B C67x 浮動小数点 DSP - 最大 250MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6726B C67x 浮動小数点 DSP - 最大 266MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6727 C67x 浮動小数点 DSP - 最大 250MHz、McASP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6727B C67x 浮動小数点 DSP - 最大 350MHz、McASP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6743 低消費電力 C674x 浮動小数点 DSP - 375MHz TMS320C6745 低消費電力 C674x 浮動小数点 DSP - 456MHz、QFP 封止 TMS320C6747 低消費電力 C674x 浮動小数点 DSP - 456MHz、PBGA 封止 TMS320DM642Q ビデオ / 画像処理向け固定小数点デジタル・シグナル・プロセッサ TMS320DM6431Q 最大 2400MIPS、300MHz クロック・レート、デジタル・メディア・プロセッサ TMS320DM6435Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、1 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6437Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、2 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6441 DaVinci デジタル・メディア・システムオンチップ TMS320DM6467T デジタル・メディア・システムオンチップ TMS320DM647 デジタル・メディア・プロセッサ
ダウンロードオプション
ソフトウェア開発キット (SDK)

BIOSMCSDK-C66X SYS/BIOS マルチコア・ソフトウェア開発キット(MCSDK)、TMS320C66x プロセッサ用

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320C6657 高性能デュアル・コア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz、2 個の UART 搭載 TMS320C6670 通信 / テレコム向け 4 コア固定 / 浮動小数点 DSP TMS320C6678 高性能オクタルコア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz
ハードウェア開発
ダウンロードオプション
ドライバまたはライブラリ

AEC-AER アコースティック・エコー・キャンセレーション/除去、TI C64x+、C674x、C55x および Cortex(tm)A8 プロセッサ用 - 現在即時入手可能

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
Arm ベースのプロセッサ
66AK2G12 1 個の Arm A15 コアと 1 個の C66x DSP コア搭載、高性能マルチコア DSP+Arm
デジタル信号プロセッサ (DSP)
DM505 15mm パッケージ封止、ビジョン分析向け SoC SM320C6201-EP エンハンスド製品、C6201 固定小数点 DSP SM320C6415 ミリタリー・グレード、C64x 固定小数点 DSP SM320C6415-EP エンハンスド製品、C6415 固定小数点 DSP SM320C6424-EP エンハンスド製品、C6424 固定小数点 DSP SM320C6455-EP エンハンスド製品、C6455 の固定小数点 DSP SM320C6472-HIREL 高信頼性製品、6 コア C6472 固定小数点 DSP SM320C6678-HIREL 高信頼性製品、高性能 8 コア C6678 固定小数点 / 浮動小数点 DSP SM320C6701 ミリタリー・アプリケーション向け、シングル・コア C67x 浮動小数点 DSP - 最大 167MHz SM320C6701-EP エンハンスド製品、C6701 浮動小数点 DSP SM320C6711D-EP エンハンスド製品、C6711D 浮動小数点 DSP SM320C6712D-EP エンハンスド製品、C6712D DSP SM320C6713B-EP エンハンスド製品、C6713 浮動小数点 DSP SM320C6727B ミリタリー・グレード C6727B 浮動小数点 DSP SM320C6727B-EP エンハンスド製品、C6727 浮動小数点 DSP SM320DM642-HIREL 高信頼性製品、デジタル・メディア DM642 DSP SM32C6416T-EP エンハンスド製品、C6416T 固定小数点 DSP SMJ320C6201B ミリタリー、固定小数点デジタル・シグナル・プロセッサ SMJ320C6203 ミリタリー・グレード C62x 固定小数点 DSP - セラミック・パッケージ SMJ320C6415 ミリタリー・グレード C64x 固定小数点 DSP - セラミック・パッケージ SMJ320C6701 ミリタリー・グレード C67x 浮動小数点 DSP - セラミック・パッケージ SMJ320C6701-SP 宇宙グレード C6701 浮動小数点 DSP - セラミック・パッケージ封止、耐放射線特性 Class V SMV320C6727B-SP 宇宙グレード C6727B 浮動小数点 DSP - セラミック・パッケージ封止、耐放射線特性 Class V TMS320C5517 低消費電力 C55x 固定小数点 DSP - 最大 200MHz、USB と LCD インターフェイスと FFT HWA と SAR ADC 搭載 TMS320C5532 低消費電力 C55x 固定小数点 DSP - 最大 100MHz TMS320C5533 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB 搭載 TMS320C5534 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB と LCD インターフェイス搭載 TMS320C5535 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB と LCD インターフェイスと FFT HWA と SAR ADC 搭載 TMS320C6201 固定小数点デジタル・シグナル・プロセッサ TMS320C6202 固定小数点デジタル・シグナル・プロセッサ TMS320C6202B C62x 固定小数点 DSP - 最大 300MHz、384KB TMS320C6203B C62x 固定小数点 DSP - 最大 300MHz、896KB TMS320C6204 固定小数点デジタル・シグナル・プロセッサ TMS320C6205 固定小数点デジタル・シグナル・プロセッサ TMS320C6211B C62x 固定小数点 DSP - 最大 167MHz TMS320C6411 C64x 固定小数点 DSP - 最大 300MHz、McBSP TMS320C6414 C64x 固定小数点 DSP - 最大 720MHz、McBSP 搭載 TMS320C6415 C64x 固定小数点 DSP - 最大 720MHz、McBSP と PCI 搭載 TMS320C6416 C64x 固定小数点 DSP - 最大 720MHz、McBSP と PCI と VCP/TCP 搭載 TMS320C6421Q C64x+ 固定小数点 DSP - 最大 600MHz、8 ビット EMIFA (非同期 EMIF) と 16 ビット DDR2 搭載 TMS320C6424Q C64x+ 固定小数点 DSP - 最大 600MHz、16/8 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 搭載 TMS320C6454 C64x+ 固定小数点 DSP - 最大 1GHz、64 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 と 1Gbps イーサネット搭載 TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320C6701 C67x 浮動小数点 DSP - 最大 167MHz、McBSP 搭載 TMS320C6711D C67x 浮動小数点 DSP - 最大 250MHz、McBSP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6712D C67x 浮動小数点 DSP - 最大 150MHz、McBSP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6720 C67x 浮動小数点 DSP - 200MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6722B C67x 浮動小数点 DSP - 最大 250MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6726B C67x 浮動小数点 DSP - 最大 266MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6727 C67x 浮動小数点 DSP - 最大 250MHz、McASP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6727B C67x 浮動小数点 DSP - 最大 350MHz、McASP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6743 低消費電力 C674x 浮動小数点 DSP - 375MHz TMS320C6745 低消費電力 C674x 浮動小数点 DSP - 456MHz、QFP 封止 TMS320C6747 低消費電力 C674x 浮動小数点 DSP - 456MHz、PBGA 封止 TMS320DM642Q ビデオ / 画像処理向け固定小数点デジタル・シグナル・プロセッサ TMS320DM6431Q 最大 2400MIPS、300MHz クロック・レート、デジタル・メディア・プロセッサ TMS320DM6435Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、1 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6437Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、2 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6441 DaVinci デジタル・メディア・システムオンチップ TMS320DM6467T デジタル・メディア・システムオンチップ TMS320DM647 デジタル・メディア・プロセッサ
ダウンロードオプション
ソフトウェア・コーデック

C64XPLUSCODECSVID C64x+ ビデオ・コーデック - ソフトウェアとドキュメント

TI codecs are free, come with production licensing and are available for download now. All are production-tested for easy integration into video and voice applications. Click GET SOFTWARE button (above) to access the most recent, tested codec versions available. Datasheets and Release Notes are on (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320DM6437Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、2 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6441 DaVinci デジタル・メディア・システムオンチップ TMS320DM6467T デジタル・メディア・システムオンチップ
ダウンロードオプション
ドライバまたはライブラリ

VOLIB ボイス・ライブラリ(VoLIB)、C66x、C64x+、および C55x プロセッサ用

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
Arm ベースのプロセッサ
66AK2G12 1 個の Arm A15 コアと 1 個の C66x DSP コア搭載、高性能マルチコア DSP+Arm
デジタル信号プロセッサ (DSP)
DM505 15mm パッケージ封止、ビジョン分析向け SoC SM320C6201-EP エンハンスド製品、C6201 固定小数点 DSP SM320C6415 ミリタリー・グレード、C64x 固定小数点 DSP SM320C6415-EP エンハンスド製品、C6415 固定小数点 DSP SM320C6424-EP エンハンスド製品、C6424 固定小数点 DSP SM320C6455-EP エンハンスド製品、C6455 の固定小数点 DSP SM320C6472-HIREL 高信頼性製品、6 コア C6472 固定小数点 DSP SM320C6678-HIREL 高信頼性製品、高性能 8 コア C6678 固定小数点 / 浮動小数点 DSP SM320C6701 ミリタリー・アプリケーション向け、シングル・コア C67x 浮動小数点 DSP - 最大 167MHz SM320C6701-EP エンハンスド製品、C6701 浮動小数点 DSP SM320C6711D-EP エンハンスド製品、C6711D 浮動小数点 DSP SM320C6712D-EP エンハンスド製品、C6712D DSP SM320C6713B-EP エンハンスド製品、C6713 浮動小数点 DSP SM320C6727B ミリタリー・グレード C6727B 浮動小数点 DSP SM320C6727B-EP エンハンスド製品、C6727 浮動小数点 DSP SM320DM642-HIREL 高信頼性製品、デジタル・メディア DM642 DSP SM32C6416T-EP エンハンスド製品、C6416T 固定小数点 DSP SMJ320C6201B ミリタリー、固定小数点デジタル・シグナル・プロセッサ SMJ320C6203 ミリタリー・グレード C62x 固定小数点 DSP - セラミック・パッケージ SMJ320C6415 ミリタリー・グレード C64x 固定小数点 DSP - セラミック・パッケージ SMJ320C6701 ミリタリー・グレード C67x 浮動小数点 DSP - セラミック・パッケージ SMJ320C6701-SP 宇宙グレード C6701 浮動小数点 DSP - セラミック・パッケージ封止、耐放射線特性 Class V SMV320C6727B-SP 宇宙グレード C6727B 浮動小数点 DSP - セラミック・パッケージ封止、耐放射線特性 Class V TMS320C5517 低消費電力 C55x 固定小数点 DSP - 最大 200MHz、USB と LCD インターフェイスと FFT HWA と SAR ADC 搭載 TMS320C5532 低消費電力 C55x 固定小数点 DSP - 最大 100MHz TMS320C5533 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB 搭載 TMS320C5534 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB と LCD インターフェイス搭載 TMS320C5535 低消費電力 C55x 固定小数点 DSP - 最大 100MHz、USB と LCD インターフェイスと FFT HWA と SAR ADC 搭載 TMS320C6201 固定小数点デジタル・シグナル・プロセッサ TMS320C6202 固定小数点デジタル・シグナル・プロセッサ TMS320C6202B C62x 固定小数点 DSP - 最大 300MHz、384KB TMS320C6203B C62x 固定小数点 DSP - 最大 300MHz、896KB TMS320C6204 固定小数点デジタル・シグナル・プロセッサ TMS320C6205 固定小数点デジタル・シグナル・プロセッサ TMS320C6211B C62x 固定小数点 DSP - 最大 167MHz TMS320C6411 C64x 固定小数点 DSP - 最大 300MHz、McBSP TMS320C6414 C64x 固定小数点 DSP - 最大 720MHz、McBSP 搭載 TMS320C6415 C64x 固定小数点 DSP - 最大 720MHz、McBSP と PCI 搭載 TMS320C6416 C64x 固定小数点 DSP - 最大 720MHz、McBSP と PCI と VCP/TCP 搭載 TMS320C6421Q C64x+ 固定小数点 DSP - 最大 600MHz、8 ビット EMIFA (非同期 EMIF) と 16 ビット DDR2 搭載 TMS320C6424Q C64x+ 固定小数点 DSP - 最大 600MHz、16/8 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 搭載 TMS320C6454 C64x+ 固定小数点 DSP - 最大 1GHz、64 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 と 1Gbps イーサネット搭載 TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320C6701 C67x 浮動小数点 DSP - 最大 167MHz、McBSP 搭載 TMS320C6711D C67x 浮動小数点 DSP - 最大 250MHz、McBSP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6712D C67x 浮動小数点 DSP - 最大 150MHz、McBSP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6720 C67x 浮動小数点 DSP - 200MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6722B C67x 浮動小数点 DSP - 最大 250MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6726B C67x 浮動小数点 DSP - 最大 266MHz、McASP と 16 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6727 C67x 浮動小数点 DSP - 最大 250MHz、McASP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6727B C67x 浮動小数点 DSP - 最大 350MHz、McASP と 32 ビット EMIFA (非同期 EMIF) 搭載 TMS320C6743 低消費電力 C674x 浮動小数点 DSP - 375MHz TMS320C6745 低消費電力 C674x 浮動小数点 DSP - 456MHz、QFP 封止 TMS320C6747 低消費電力 C674x 浮動小数点 DSP - 456MHz、PBGA 封止 TMS320DM642Q ビデオ / 画像処理向け固定小数点デジタル・シグナル・プロセッサ TMS320DM6431Q 最大 2400MIPS、300MHz クロック・レート、デジタル・メディア・プロセッサ TMS320DM6435Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、1 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6437Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、2 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6441 DaVinci デジタル・メディア・システムオンチップ TMS320DM6467T デジタル・メディア・システムオンチップ TMS320DM647 デジタル・メディア・プロセッサ
ダウンロードオプション
ソフトウェア・コーデック

C64XPLUSCODECSPCH 音声コーデック、C64x+ ベースのデバイス用

TI codecs are free, come with production licensing and are available for download now. All are production-tested for easy integration into video and voice applications. Click GET SOFTWARE button (above) to access the most recent, tested codec versions available. Datasheets and Release Notes are on (...)

サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320DM6437Q 最大 4800MIPS、600MHz クロック・レート、1 x McASP、2 x McBSP 搭載、デジタル・メディア・プロセッサ TMS320DM6441 DaVinci デジタル・メディア・システムオンチップ TMS320DM6467T デジタル・メディア・システムオンチップ
ダウンロードオプション
ソフトウェア開発キット (SDK)

MEDIMGSTK-C66X TI Embedded Processor Software Tool Kit for Medical Imaging (STK-MED) - for C66x and C64x+ based processors

The TI Embedded Processor Software Toolkit for Medical Imaging (STK-MED) is a collection of several standard ultrasound and optical coherence tomography (OCT) algorithms for TI’s C66x™ and C64x+™ architecture. The algorithms showcase how medical imaging functions can leverage the C66x and (...)
サポートされている製品とハードウェア

サポートされている製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
DM505 15mm パッケージ封止、ビジョン分析向け SoC SM320C6678-HIREL 高信頼性製品、高性能 8 コア C6678 固定小数点 / 浮動小数点 DSP TMS320C6454 C64x+ 固定小数点 DSP - 最大 1GHz、64 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 と 1Gbps イーサネット搭載 TMS320C6455 C64x+ 固定小数点 DSP - 最大 1.2GHz、64 ビット EMIFA (非同期 EMIF) と 32/16 ビット DDR2 と 1Gbps イーサネット搭載 TMS320C6457 通信インフラ・デジタル・シグナル・プロセッサ TMS320C6472 固定小数点デジタル・シグナル・プロセッサ TMS320C6474 マルチコア・デジタル・シグナル・プロセッサ
ダウンロードオプション
IDE (統合開発環境)、コンパイラ、またはデバッガ

CCSTUDIO Code Composer Studio 統合開発環境(IDE)

Code Composer Studio؜™ software is an integrated development environment (IDE) that supports TI's microcontroller (MCU) and embedded processor portfolios. Code Composer Studio software comprises a suite of tools used to develop and debug embedded applications. The software includes an (...)
サポートされている製品とハードウェア

サポートされている製品とハードウェア

こちらの設計リソースは、このカテゴリに属する製品の大半をサポートしています。

サポート状況を確認するには、製品の詳細ページをご覧ください

parametric-filter MSP430 マイコン
parametric-filter Arm ベースのマイコン
parametric-filter Zigbee 製品
parametric-filter Wi-Fi 製品
parametric-filter Thread 製品
parametric-filter Sub-1GHz 製品
parametric-filter マルチプロトコル製品
parametric-filter Bluetooth 製品
製品
車載ミリ波レーダー・センサ
AWR1243 76GHz ~ 81GHz 高性能車載向けミリ波 IC AWR1443 マイコンとハードウェア・アクセラレータを統合したシングルチップ 76GHz ~ 81GHz 車載レーダー・センサ AWR1642 DSP とマイコンを統合したシングルチップ 76GHz ~ 81GHz 車載レーダー・センサ AWR1843 DSP、マイコン、レーダー・アクセラレータを統合したシングルチップ 76GHz ~ 81GHz 車載レーダー・センサ AWR1843AOP Single-chip 76-GHz to 81-GHz automotive radar sensor integrating antenna on package, DSP and MCU AWR2243 車載、第 2 世代、76GHz ~ 81GHz、高性能用 MMIC (モノリシック・マイクロ波 IC) AWR2944 車載対応、コーナー・レーダーと長距離レーダー向け、第 2 世代の 76GHz ~ 81GHz 高性能 SoC AWR6443 Single-chip 60-GHz to 64-GHz automotive radar sensor integrating MCU and radar accelerator AWR6843 DSP、マイコン、レーダー・アクセラレータを統合したシングルチップ 60GHz ~ 64GHz 車載レーダー・センサ AWR6843AOP 車載対応、DSP とマイコンをアンテナ・オン・パッケージに内蔵、シングルチップ 60GHz ~ 64GHz レーダー・センサ
産業用ミリ波レーダー・センサ
IWR1443 マイコンとハードウェア・アクセラレータを統合したシングルチップ 76GHz ~ 81GHz ミリ波センサ IWR1642 DSP とマイコンを統合したシングルチップ 76GHz ~ 81GHz ミリ波センサ IWR1843 DSP、マイコン、レーダー・アクセラレータを統合したシングルチップ 76GHz ~ 81GHz 産業用レーダー・センサ IWR6443 マイコンとハードウェア・アクセラレータを統合したシングルチップ 60GHz ~ 64GHz インテリジェント・ミリ波センサ IWR6843 処理機能内蔵シングルチップ 60GHz ~ 64GHz インテリジェント・ミリ波センサ IWR6843AOP 統合型アンテナ・オン・パッケージ (AoP)、シングルチップ、60GHz ~ 64GHz、インテリジェント・ミリ波センサ
クラウドで評価することができます ダウンロードオプション
ドライバまたはライブラリ

SPRC122 — TMS320C62x/TMS320C64x FastRTS ライブラリ

C62x/64x FastRTS ライブラリは、最適化済みの浮動小数点関数ライブラリであり、TMS320C62x または TMS320C64x どちらかのデバイスを使用する C プログラマ向けです。これらのルーチンは通常、最適な実行速度を重視する演算集中型のリアルタイム・アプリケーションで使用します。現行の浮動小数点ライブラリ (RTS) の関数を FastRTS ライブラリで置き換えると、既存のコードを書き換えずに実行速度を大幅に高速化することができます。

また、このリリースは、FastRTS ライブラリで使用できる一部の関数に対応する C の実装も収録しています。これらの C (...)

ドライバまたはライブラリ

SPRC264 — C64x+IMGLIB

C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
ドライバまたはライブラリ

SPRC265 — C64x+DSPLIB

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
ドライバまたはライブラリ

SPRC542 — C64x+ IQMath ライブラリ、仮想浮動小数点エンジン

Texas Instruments TMS320C64x+ IQmath Library is collection of highly optimized and high precision mathematical Function Library for C/C++ programmers to seamlessly port the floating-point algorithm into fixed point code on TMS320C64x+ devices. These routines are typically used in computationally (...)
ドライバまたはライブラリ

SPRC924 — C6457 向けチップ・サポート・ライブラリ

This release of CSL for TMS320C6457 contains peripheral programming (functional and register level) APIs for C6457 modules. This set of APIs provides peripheral abstraction that can be used by higher layers of software.
ソフトウェア・コーデック

ADT-3P-DSPVOIPCODECS — Adaptive Digital Technologies 社の DSP VOIP、スピーチ / オーディオ・コーデック

Adaptive Digital is a developer of voice quality enhancement algorithms, and best-in-class acoustic echo cancellation software that work with TI DSPs. Adaptive Digital has extensive experience in the algorithm development, implementation, optimization and configuration tuning. They provide (...)
From: Adaptive Digital Technologies, Inc.
ソフトウェア・コーデック

COUTH-3P-DSPVOIPCODECS — CouthIT DSP VoIP、スピーチ、オーディオ・コーデック

Since 1999, CouthIT has been helping customers transform their ideas into real-time robust software solutions. They license specialized, pre-built, highly optimized software modules in the areas of VoIP and speech and audio codecs, and provide software optimization and customization services for (...)
From: Couth Infotech Pvt. Ltd.
ソフトウェア・コーデック

VOCAL-3P-DSPVOIPCODECS — Vocal Technologies の DSP VoIP コーデック

25 年を超えるアセンブリおよび C コード開発の実績がある Vocal のモジュール式ソフトウェア・スイートは、さまざまな TI DSP で利用できます。対象とする製品には、ATA、VoIP サーバーおよびゲートウェイ、HPNA ベースの IPBX、ビデオ監視、音声およびビデオ会議、音声およびデータ RF デバイス、RoIP ゲートウェイ、政府機関向けセキュア・デバイス、合法的傍受ソフトウェア、医療用デバイス、組み込みモデム、T.38 ファックス、FoIP などがあります。

Vocal Technologies の詳細については https://www.vocal.com をご覧ください。
From: VOCAL Technologies, Ltd.
シミュレーション・モデル

C6457 CMH IBIS Model (Rev. A)

SPRM360A.ZIP (524 KB) - IBIS Model
シミュレーション・モデル

C6457 CMH and GMH BSDL Model

SPRM381.ZIP (17 KB) - BSDL Model
設計ツール

PROCESSORS-3P-SEARCH — Arm-based MPU, arm-based MCU and DSP third-party search tool

TI has partnered with companies to offer a wide range of software, tools, and SOMs using TI processors to accelerate your path to production. Download this search tool to quickly browse our third-party solutions and find the right third-party to meet your needs. The software, tools and modules (...)
パッケージ ピン数 ダウンロード
(CMH) 688 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ