首頁 電源管理 MOSFET

CSD25304W1015

現行

-20-V、P 通道 NexFET™ 功率 MOSFET 單 WLP 1 mm x 1.5 mm、32.5 mOhm

產品詳細資料

VDS (V) -20 VGS (V) -8 Type P-channel Configuration Single Rds(on) at VGS=4.5 V (max) (mΩ) 32.5 Rds(on) at VGS=2.5 V (max) (mΩ) 45.5 VGSTH typ (typ) (V) -0.8 QG (typ) (nC) 3.3 QGD (typ) (nC) 0.5 QGS (typ) (nC) 0.7 ID - silicon limited at TC=25°C (A) 3 Logic level Yes Rating Catalog Operating temperature range (°C) -55 to 150
VDS (V) -20 VGS (V) -8 Type P-channel Configuration Single Rds(on) at VGS=4.5 V (max) (mΩ) 32.5 Rds(on) at VGS=2.5 V (max) (mΩ) 45.5 VGSTH typ (typ) (V) -0.8 QG (typ) (nC) 3.3 QGD (typ) (nC) 0.5 QGS (typ) (nC) 0.7 ID - silicon limited at TC=25°C (A) 3 Logic level Yes Rating Catalog Operating temperature range (°C) -55 to 150
DSBGA (YZC) 6 2.1875 mm² 1.75 x 1.25
  • Ultra-Low Qg and Qgd
  • Small Footprint
  • Low Profile 0.62 mm Height
  • Pb Free
  • RoHS Compliant
  • Halogen Free
  • CSP 1 × 1.5 mm Wafer Level Package
  • Ultra-Low Qg and Qgd
  • Small Footprint
  • Low Profile 0.62 mm Height
  • Pb Free
  • RoHS Compliant
  • Halogen Free
  • CSP 1 × 1.5 mm Wafer Level Package

This 27 mΩ, –20 V, P-Channel device is designed to deliver the lowest on-resistance and gate charge in a small 1.0 × 1.5 mm outline with excellent thermal characteristics in an ultra-low profile.

This 27 mΩ, –20 V, P-Channel device is designed to deliver the lowest on-resistance and gate charge in a small 1.0 × 1.5 mm outline with excellent thermal characteristics in an ultra-low profile.

下載 觀看有字幕稿的影片 影片

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 10
重要文件 類型 標題 格式選項 日期
* Data sheet CSD25304W1015 20-V P-Channel NexFET Power MOSFET datasheet (Rev. A) PDF | HTML 2014年 8月 26日
Application brief Estimating Leakage Currents of Power MOSFETs PDF | HTML 2025年 10月 31日
Application note MOSFET Support and Training Tools (Rev. G) PDF | HTML 2025年 10月 27日
Application note Semiconductor and IC Package Thermal Metrics (Rev. D) PDF | HTML 2024年 3月 25日
Application note Using MOSFET Transient Thermal Impedance Curves In Your Design PDF | HTML 2023年 12月 18日
Application note Solving Assembly Issues with Chip Scale Power MOSFETs PDF | HTML 2023年 12月 14日
Application note Using MOSFET Safe Operating Area Curves in Your Design PDF | HTML 2023年 3月 13日
Application brief Tips for Successfully Paralleling Power MOSFETs PDF | HTML 2022年 5月 31日
More literature WCSP Handling Guide 2019年 11月 7日
Application note AN-1112 DSBGA Wafer Level Chip Scale Package (Rev. AI) 2019年 6月 14日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

支援軟體

LOAD-SWITCH-FET-LOSS-CALC Power Loss Calculation Tool for Load Switch

Quickly trade off size, cost and performance to select the optimal MOSFET based on application conditions.
支援產品和硬體

支援產品和硬體

模擬型號

CSD25304W1015 Unencrypted PSpice Model (Rev. E)

SLPM133E.ZIP (4 KB) - PSpice Model
封裝 針腳 CAD 符號、佔位空間與 3D 模型
DSBGA (YZC) 6 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片