Produktdetails

Number of outputs 6 Additive RMS jitter (typ) (fs) 19.2 Core supply voltage (V) 1.8, 2.5, 3.3 Output supply voltage (V) 1.8, 2.5, 3.3 Output skew (ps) 35 Operating temperature range (°C) -40 to 125 Rating Catalog Output type LVCMOS Input type LVCMOS
Number of outputs 6 Additive RMS jitter (typ) (fs) 19.2 Core supply voltage (V) 1.8, 2.5, 3.3 Output supply voltage (V) 1.8, 2.5, 3.3 Output skew (ps) 35 Operating temperature range (°C) -40 to 125 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 14 32 mm² 5 x 6.4
  • High-performance 1:6 and 1:8 LVCMOS clock buffer
  • Very low output skew < 55 ps
  • Extremely low additive jitter < 25-fs nominal
    • 12-fs typical at VDD = 3.3 V
    • 15-fs typical at VDD = 2.5 V
    • 28-fs typical at VDD = 1.8 V
  • Very low propagation delay < 3 ns
  • Synchronous output enable
  • Supply voltage: 3.3 V, 2.5 V, or 1.8 V
    • 3.3-V tolerant input at all supply voltages
    • Fail-safe inputs
  • Industry high ESD rating of 9000 V HBM
  • fmax = 250 MHz for 3.3 V fmax = 200-MHz for 2.5 V and 1.8 V
  • Operating temperature range: –40°C to 125°C
  • Available in 14-pin and 16-pin TSSOP package
  • High-performance 1:6 and 1:8 LVCMOS clock buffer
  • Very low output skew < 55 ps
  • Extremely low additive jitter < 25-fs nominal
    • 12-fs typical at VDD = 3.3 V
    • 15-fs typical at VDD = 2.5 V
    • 28-fs typical at VDD = 1.8 V
  • Very low propagation delay < 3 ns
  • Synchronous output enable
  • Supply voltage: 3.3 V, 2.5 V, or 1.8 V
    • 3.3-V tolerant input at all supply voltages
    • Fail-safe inputs
  • Industry high ESD rating of 9000 V HBM
  • fmax = 250 MHz for 3.3 V fmax = 200-MHz for 2.5 V and 1.8 V
  • Operating temperature range: –40°C to 125°C
  • Available in 14-pin and 16-pin TSSOP package

The LMK1C110x is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments. The entire family is designed with a modular approach in mind. Five different fan-out variations, 1:2, 1:3, 1:4, 1:6 and 1:8 are available.

All of the devices within this family are pin-compatible to each other and backwards compatible to the CDCLVC110x family for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The LMK1C110x supports a synchronous output enable control (1G) which switches the outputs into a low state when 1G is low. These devices have a fail-safe input that prevents oscillation at the outputs in the absence of an input signal and allows for input signals before VDD is supplied.

The LMK1C110x family operates in a 1.8-V, 2.5-V and 3.3-V environment and are characterized for operation from –40°C to 125°C.

The LMK1C110x is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments. The entire family is designed with a modular approach in mind. Five different fan-out variations, 1:2, 1:3, 1:4, 1:6 and 1:8 are available.

All of the devices within this family are pin-compatible to each other and backwards compatible to the CDCLVC110x family for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The LMK1C110x supports a synchronous output enable control (1G) which switches the outputs into a low state when 1G is low. These devices have a fail-safe input that prevents oscillation at the outputs in the absence of an input signal and allows for input signals before VDD is supplied.

The LMK1C110x family operates in a 1.8-V, 2.5-V and 3.3-V environment and are characterized for operation from –40°C to 125°C.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Selbe Funktionalität wie der verglichene Baustein bei abweichender Anschlussbelegung
LMK1C1104 AKTIV 1,8-V-LVCMOS-Puffer mit 4-Kanal-Ausgang 4 outputs vs. 8 outputs
LMK1C1108 AKTIV LVCMOS-Puffer, 1,8 V, mit 8-Kanal-Ausgang 6 outputs vs. 8 outputs

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 2
Top-Dokumentation Typ Titel Format-Optionen Datum
* Data sheet LMK1C110x 1.8-V, 2.5-V, and 3.3-V LVCMOS Clock Buffer Family datasheet (Rev. A) PDF | HTML 20 Jan 2022
Application note Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 03 Sep 2024

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

LMK1C1108EVM — LMK1C1108-Evaluierungsmodul für jitterarme 1:8 LVCMOS Fanout-Taktpuffer

Der LMK1C1108 ist ein hochleistungsfähiger LVCMOS-Taktpuffer mit geringem additiven Jitter, der über einen LVCMOS-Eingang, acht LVCMOS-Ausgänge und einen globalen Ausgangs-Enable-Pin verfügt. Dieses Evaluierungsmodul (EVM) dient dazu, die elektrische Leistung des LMK1C1108 zu demonstrieren. Dieses (...)
Benutzerhandbuch: PDF | HTML
Simulationsmodell

LMK1C1106 IBIS model

SNAM262.ZIP (45 KB) - IBIS Model
Designtool

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Download-Optionen
Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese Design- und Simulationssuite mit vollem Funktionsumfang verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Referenzdesigns

TIDA-010249 — Referenzdesign für eine synchrone Vierkanal-Vibrationssensorschnittstelle

In diesem Referenzdesign werden Theorie, Design und Test einer synchronen, hochauflösenden 4-Kanal-Breitband-Schnittstelle aufgezeigt. Die Hauptziele sind Vibrationssensoranwendungen. Das Design kann jedoch auch für alle Anwendungen eingesetzt werden, die Breitband benötigen, wie z. B. (...)
Design guide: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
TSSOP (PW) 14 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos