Produktdetails

Number of outputs 2 Additive RMS jitter (typ) (fs) 70 Core supply voltage (V) 2.5, 3.3 Output supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
Number of outputs 2 Additive RMS jitter (typ) (fs) 70 Core supply voltage (V) 2.5, 3.3 Output supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 8 19.2 mm² 3 x 6.4
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Selbe Funktionalität wie der verglichene Baustein bei gleicher Anschlussbelegung
LMK1C1102 AKTIV LVCMOS-Puffer, 1,8 V, mit 2-Kanal-Ausgang LMK1C1102 is parametrically superior to the CDCLVC1102, more cost-effective than the CDCLVC1102, and has added features, such as synchronous output enable.

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 3
Top-Dokumentation Typ Titel Format-Optionen Datum
* Data sheet CDCLVC11xx 3.3-V and 2.5-V LVCMOS High-Performance Clock Buffer Family datasheet (Rev. B) PDF | HTML 24 Feb 2017
Application note Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 03 Sep 2024
Application note How to Apply 1.8-V Signals to 3.3-V CDCLVC11xx Fanout Clock Buffer 30 Nov 2010

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

CDCLVC1104EVM — CDCLVC1104-Evaluierungsmodul

The CDCLVC1104 is a high-performance, low-additive phase noise LVCMOS clock buffer. It has one LVCMOS input and four LVCMOS outputs. It also has an enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVC1104. However, this EVM can also be used (...)
Benutzerhandbuch: PDF
Evaluierungsplatine

DLPDLCR4710EVM-G2 — Full HD DLP4710-Chipsatz – Evaluierungsmodul

Das DLP® LightCrafter Display 4710 EVM-G2 ist eine benutzerfreundliche Plug-&-Play-Evaluierungsplattform für den Full-HD-Chipsatz DLP4710. Der Chipsatz DLP4710 ist für den Einsatz in einem breiten Spektrum von Display-Anwendungen wie mobilen Projektoren, bildschirmlosen Fernsehern, interaktiven (...)
Benutzerhandbuch: PDF
Simulationsmodell

CDCLVC1102/03/04/06/08/10/12 IBIS Model (Rev. B)

SLLM088B.ZIP (263 KB) - IBIS Model
Designtool

CLOCK-TREE-ARCHITECT — Programmiersoftware Clock Tree Architect

Der Taktbaum-Architekt ist ein Taktbaum-Synthesetool, das Ihren Designprozess optimiert, indem es Taktbaumlösungen auf der Grundlage Ihrer Systemanforderungen erzeugt. Das Tool zieht Daten aus einer umfangreichen Datenbank von Taktgeberprodukten, um eine Multi-Chip-Taktlösung auf Systemebene zu (...)
Designtool

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Download-Optionen
Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese Design- und Simulationssuite mit vollem Funktionsumfang verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Referenzdesigns

TIDA-00207 — Mit EN 55011 konformes Referenzdesign für Ethernet-PHY-Brick für 10/100 Mbit/s im industriellen Temp

Dieses Ethernet-PHY-Brick-Referenzdesign ermöglicht Kunden von Texas Instruments die schnelle Entwicklung und Markteinführung von Systemen. Verwendet werden die PHY-Transceiver-Bausteine für industrielles Ethernet von TI, die die EMI-Anforderungen von EN5501 Klasse A vollständig erfüllen. Eine (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00928 — EMI/EMC-konformer 10/100-Mbps-Ethernet-Brick-Schnittstelle mit Glasfaser oder verdrilltem Leiterpaar

Dieses Ethernet-Brick-Referenzdesign bietet eine vereinfachte Lösung, die mehrere Platinen für Kupfer- oder Glasfaserschnittstellen überflüssig macht. Er verwendet einen kompakten, energieeffizienten 10/100 Mbit/s-Ethernet-Transceiver, um die Platinengröße zu reduzieren und eine kostenoptimierte (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00810 — Referenzdesign zur Messung von Wechselspannung und Strom in Schutzrelais mit Delta-Sigma-Chipdiagnos

Das Referenzdesign TIDA-00810 misst präzise die Leistung von Analogeingängen und enthält eine Chip-Diagnose, die hilft, Ausfälle von Stromversorgungssystemen frühzeitig zu erkennen. Dazu werden ein hochpräzises analoges Frontend (AFE) zur Messung von Wechselspannung und -strom und ein (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00835 — Hochpräzise ±0,5 % Strom- und isolierte Spannungsmessung – Referenzdesign mit 24-Bit Delta-Sigma ADC

Das TIDA-00835-Referenzdesign ermöglicht eine genaue Spannungs- und Strommessung unter Verwendung einer bipolaren Eingangskonfiguration durch Integration eines vierkanaligen 24-Bit-Delta-Sigma-ADCs mit simultaner Abtastung und Differenzeingang über einen großen Dynamikbereich. Der ADC ist für die (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-01226 — Referenzdesign für kompakte Projektionslösung mit DLP Pico-Technologie und Full HD 1080p (bis zu 16 

Dieses Referenzdesign mit dem DLP-Pico™-TRP-Display-Chipsatz mit 0,47 Zoll und Full-HD 1080 p, das im Evaluierungsmodul (EVM) DLP LightCrafter Display 4710 G2 implementiert ist, ermöglicht den Einsatz von Full-HD-Auflösung für Anwendungen mit Projektionsdisplay wie Zubehörprojektoren, (...)
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
TSSOP (PW) 8 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos