Detalles del producto

Number of outputs 2 Additive RMS jitter (typ) (fs) 70 Core supply voltage (V) 2.5, 3.3 Output supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
Number of outputs 2 Additive RMS jitter (typ) (fs) 70 Core supply voltage (V) 2.5, 3.3 Output supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 8 19.2 mm² 3 x 6.4
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Pin por pin con la misma funcionalidad que el dispositivo comparado
LMK1C1102 ACTIVO Búfer de 1.8 V con salida LVCMOS de 2 canales LMK1C1102 is parametrically superior to the CDCLVC1102, more cost-effective than the CDCLVC1102, and has added features, such as synchronous output enable.

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 3
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet CDCLVC11xx 3.3-V and 2.5-V LVCMOS High-Performance Clock Buffer Family datasheet (Rev. B) PDF | HTML 24 feb 2017
Application note Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 03 sep 2024
Application note How to Apply 1.8-V Signals to 3.3-V CDCLVC11xx Fanout Clock Buffer 30 nov 2010

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

CDCLVC1104EVM — Módulo de evaluación CDCLVC1104

The CDCLVC1104 is a high-performance, low-additive phase noise LVCMOS clock buffer. It has one LVCMOS input and four LVCMOS outputs. It also has an enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVC1104. However, this EVM can also be used (...)
Guía del usuario: PDF
Placa de evaluación

DLPDLCR4710EVM-G2 — Módulo de evaluación de chipset Full HD DLP4710

DLP® LightCrafter Display 4710 EVM-G2 es una plataforma de evaluación fácil de usar y lista para conectar y usar para el conjunto de chips Full HD DLP4710. El conjunto de chips DLP4710 está diseñado para utilizarse en una amplia gama de aplicaciones de visualización, como proyectores móviles, (...)
Guía del usuario: PDF
Modelo de simulación

CDCLVC1102/03/04/06/08/10/12 IBIS Model (Rev. B)

SLLM088B.ZIP (263 KB) - IBIS Model
Herramienta de diseño

CLOCK-TREE-ARCHITECT — Software de programación de diseño de árbol de reloj

La herramienta de síntesis de tipo árbol de reloj “arquitecto de tipo árbol de reloj” agiliza el proceso de diseño al generar soluciones de árbol de reloj en función de los requisitos del sistema. La herramienta extrae datos de una amplia base de datos de productos de relojes para generar una (...)
Herramienta de diseño

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

Productos y hardware compatibles

Productos y hardware compatibles

Opciones de descarga
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Diseños de referencia

TIDA-00207 — Diseño de referencia de PHY Brick Ethernet de 10/100 Mbps y temperatura industrial compatible con EN

Este diseño de referencia de ladrillo Ethernet PHY permite a los clientes de Texas Instruments diseñar sistemas con rapidez y lanzarlos al mercado, utilizando dispositivos transceptores Ethernet PHY industriales de TI, totalmente compatibles con los requisitos de EMI de Clase A EN5501. Se ha (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-00928 — Diseño de referencia de interfaz de fibra o par trenzado compatible con EMI/EMC Brick Ethernet de 10

Este diseño de referencia de Brick Ethernet proporciona una solución simplificada que elimina la necesidad de tener varias placas para la interfaz de cobre o fibra. Usa un transceptor Ethernet de 10/100 Mbps de baja potencia y factor de forma pequeño para reducir el tamaño de la placa y obtener (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-00810 — Diseño de referencia para medir la tensión y la corriente de CA en relés de protección con diagnósti

El diseño de referencia TIDA-00810 mide con precisión el rendimiento de las entradas analógicas e incluye diagnósticos de chip para ayudar a identificar tempranamente las fallas de los sistemas de alimentación mediante el uso de un extremo frontal analógico (AFE) de medición de corriente y tensión (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-00835 — Diseño de referencia de medición de tensión aislada y corriente de ±0.5 % de alta precisión con ADC

El diseño de referencia TIDA-00835 permite medir con precisión la tensión y la corriente mediante una configuración de entrada bipolar, al incorporar un ADC sigma-delta diferencial de cuatro canales y 24 bits con muestreo simultáneo y un amplio rango dinámico. El ADC está configurado para medir la (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01226 — Diseño de referencia de pantalla de proyección Full HD 1080 p compacta (hasta 16 amperios) con tecno

Este diseño de referencia, que presenta el conjunto de chips de pantalla Full HD 1080p TRP de 0.47 pulg. DLP Pico™ e implementado en el módulo de evaluación (EVM) DLP LightCrafter Display 4710 G2, habilita el uso de resolución Full HD para aplicaciones de proyección como proyectores accesorios, (...)
Design guide: PDF
Esquema: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
TSSOP (PW) 8 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos