LMX2572EVM
具有相位同步功能且支援 JESD204B 的 6.4 GHz 低功耗寬頻射頻合成器
LMX2572EVM
概覽
此評估模組適用於 LMX2572,這是一款低功耗高性能寬頻合成器,無需使用內部倍頻器,即可產生 13MHz 至 6.4GHz 的任何頻率。PLL 可提供絕佳性能,同時只需單一 3.3-V 電源的 75mA 即可實現。此裝置支援 JESD204B 標準(可產生或重複 SYSREF 訊號),因此最適合時鐘高速資料轉換器。透過提供 SYNC 訊號,使用者可在多個 LMX2572 裝置中同步輸出相位。LMX2572 可產生頻率斜坡,可在此評估模組中示範。此外,LMX2572 支援直接數位 FSK 調變。可為此目的將序列介面配置為 SPI 或 I2S 介面。配套的 Refernce Pro 模組用於提供乾淨的參考時鐘,以及對 LMX2572 評估模組進行編程。
特點
- 13MHz 至 6.4GHz 輸出頻率
- 6.4GHz 載波,100kHz 偏移處相位雜訊為 -106dBc/Hz
- 75mA 運作電流,含一個直接 VCO 輸出
- 兩個差動輸出搭配可編程輸出功率
- 此 EVM 具有用於合成器的完整電路,已針對性能進行最佳化與測試,並且包含 USB 編程模組
RF PLL 與合成器
開始使用
- 訂購 LMX2572EVM
- 下載並安裝 TICSPRO-SW 和 PLLATINUMSIM-SW
- 閱讀 LMX2572EVM 使用指南
- 在 TICSPRO-SW 上配置暫存器,在 PLLATINUMSIM-SW 上模擬性能
訂購並開始開發
開發板
LMX2572EVM — 6.4-GHz Low Power Wideband RF Synthesizer with Phase Synchronization and JESD204B Support
LMX2572EVM — 6.4-GHz Low Power Wideband RF Synthesizer with Phase Synchronization and JESD204B Support
支援軟體
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
支援產品和硬體
產品
RF PLL 與合成器
振盪器
時脈網路同步器
時鐘抖動清除器
時鐘產生器
時鐘緩衝器
硬體開發
開發板
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.6 installer binary for Windows operating system
產品
RF PLL 與合成器
振盪器
時脈網路同步器
時鐘抖動清除器
時鐘產生器
時鐘緩衝器
硬體開發
開發板
文件
TICS Pro 1.7.7.6 Software Manifest
TICS Pro 1.7.7.6 Release Notes
版本資訊
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
技術文件
=
TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 2
| 重要文件 | 類型 | 標題 | 格式選項 | 下載最新的英文版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | EVM User's guide | LMX2572EVM Evaluation Instructions (Rev. B) | 2019/7/19 | |||
| 證書 | LMX2572EVM EU Declaration of Conformity (DoC) | 2019/1/2 |