LMK04832EVM-CVAL
適用於超低雜訊、雙迴路、JESD204B 時脈抖動清除器的 LMK04832-SP 評估模組
LMK04832EVM-CVAL
概覽
LMK04832EVM-CVAL 評估模組 (EVM) 提供的平台用於評估性能和
功能,適用於 LMK04832-SP 航太級超低雜訊 JESD204B 雙迴路時脈抖動清除器
技術這樣。
特點
- SEL 耐受 > 120 MeV.cm2/mg
- SEFI 耐受 > 120 MeV.cm2/mg
- JEDEC JESD204B 支援需要 SYSREF 的航太應用
- 6 GHz 外部 VCO 或配電輸入
- 多模式:雙 PLL、單 PLL 和時脈分配
- 此評估模組具有用於雙迴路時脈抖動清除器的完整電路,已針對性能進行最佳化與測試,並且包含 USB 編程模組
時鐘抖動清除器
開始使用
- 訂購 LMK04832EVM-CVAL
- 下載並安裝 TICSPRO-SW
- 閱讀 LMK04832EVM-CVAL 使用指南
- 在 TICSRPRO-SW 上配置暫存器
訂購並開始開發
開發板
LMK04832EVM-CVAL — LMK04832-SP evaluation module for ultra-low-noise, dual-loop, JESD204B clock jitter cleaner
LMK04832EVM-CVAL — LMK04832-SP evaluation module for ultra-low-noise, dual-loop, JESD204B clock jitter cleaner
支援軟體
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
支援產品和硬體
產品
RF PLL 與合成器
振盪器
時脈網路同步器
時鐘抖動清除器
時鐘產生器
時鐘緩衝器
硬體開發
開發板
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.6 installer binary for Windows operating system
產品
RF PLL 與合成器
振盪器
時脈網路同步器
時鐘抖動清除器
時鐘產生器
時鐘緩衝器
硬體開發
開發板
文件
TICS Pro 1.7.7.6 Software Manifest
TICS Pro 1.7.7.6 Release Notes
版本資訊
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
設計檔案
技術文件
=
TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 2
| 重要文件 | 類型 | 標題 | 格式選項 | 下載最新的英文版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | EVM User's guide | LMK04832EVM-CVAL User’s Guide | PDF | HTML | 2020/6/29 | ||
| 證書 | LMK04832EVM-CVAL EU Declaration of Conformity (DoC) | 2020/5/29 |