JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
nRST はプルアップ抵抗を介し VCC1 に接続します。図 8-4 を参照してください。VCC1 低電圧 (UVCC1) イベントが発生すると、デバイスはリスタートモードに遷移して nRST ピンは Low にラッチされます。SBC 動作モードに基づきモードに移行する、nRST ピンの動作を 図 8-5 に示します。
デバイスがリスタートモードに移行するときのこのピンの動作は、移行する方式により異なります。リスタートモードに移行して LDO がオンになると、デバイスがスタンバイモードに移行するまで nRST は Low にラッチされます。これは、LDO が立ち上がり低電圧レベルを超えた後の tRSTN_zct です。リスタートモードに移行したときに LDO がすでにオンになっている場合 (ウォッチドッグ障害など)、このピンは tNRST_TOG の間 Low にプルされます。この時間が経過するとデバイスはスタンバイモードに遷移し、nRST は High に戻ります。
このピンは、tNRSTIN の入力パルスが印加されてデバイスが EEPROM を再ロードするタイミングを決定し、他のレジスタが出荷時のデフォルトによりスタートモードに移行するようセットできます。