JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| パラメータ | テスト条件 | 最小値 | 公称値 | 最大値 | 単位 | |
|---|---|---|---|---|---|---|
| 電源 | ||||||
| tPWRUP | VSUP が UVSUP を超え、VCC1 > UVCC1 となるまでの時間 (5) | デバイスの電源が入り、再起動に入ります | 3.5 | ms | ||
| tVCCSS | VCC1、VCC2、VEXCC のソフトスタート時間 (5) | VCC1、VCC2、VEXCC がレギュレート値の 0V から 90% まで上昇するために必要な時間 | 0.75 | 1.25 | ms | |
| tUVFLTR | VCC1、VCC2、VEXCC の低電圧検出フィルタ時間 (5) | 25 | 50 | µs | ||
| tUVCC1PR | VCC1 事前警告の低電圧フィルタ時間 (5) | 2 | 12 | µs | ||
| tUVCANFLTR | VCAN の低電圧フィルタ時間 (5) | 2 | 10 | µs | ||
| tOVFLTR | VCC1、VCC2、VEXCC の過電圧検出フィルタ時間 (5) | 20 | 45 | µs | ||
| tOVFLTRVHSS | VHSS の過電圧検出フィルタ時間 (5) | 4 | 12 | µs | ||
| tVSC | VCC1、VCC2、VEXCC 検出フィルタ時間でグランドへの短絡 (5) | 75 | 100 | 125 | µs | |
| tVSCLS | 負荷共有時の VCC1 および VEXCC 検出フィルタ時間でのグランドへの短絡 (5) | 75 | 100 | 125 | µs | |
| tLDOON | 前回の未クリアの検出後に故障イベントが存在するかどうかを判定するために、LDOがオンになっている時間 (5) | 図 7-19 を参照 | 3.8 | ms | ||
| tLDOOFF | ウェーク イベントを受け入れて故障状態をチェックする前に、フェイルセーフ モードで VCC1 LDO がオフになる時間 (5) | 250 | 300 | 350 | ms | |
| モード変更 | ||||||
| tMODE_STBY_NOM_CTRX | CRXD ミラー CAN バスでの SPI 書き込み (オフまたはウェーク可能) からオンまたはリッスン状態への CAN トランシーバの状態変更時間 (5) | 70 | µs | |||
| tMODE_STBY_NOM_LTRX | SPI 書き込みによって、(オフ状態) または (ウェイク機能付き状態) から (オン状態) または (高速状態) に遷移する際の LINトランシーバの状態変化時間 (LRXD が LIN バスをミラーしている場合)(5) | 70 | µs | |||
| t MODE_NOM_SLP | CAN および/または LINトランシーバがオフで、RXD がバスを反映していない状態における SPI スリープ コマンドからの経過時間 (5) | 図 7-20 を参照 | 200 | µs | ||
| tMODE_NOM_STBY | 通常モードからスタンバイに移行するための SPI 書き込み (5) | 図 7-21 を参照 | 70 | µs | ||
| デバイス タイミング | ||||||
| tRSTN_act | 低電圧からの復帰後のリセット遅延時間 (VCC1 ≥ UVCC1R から nRST リリースまで) (5) | 例として 図 7-18、図 7-19、図 8-29 および 図 9-8 を参照してください | 1.5 | 2 | 2.5 | ms |
| tNRSTIN | デバイス リセットを認識するために nRST ピンに必要な入力パルス(5) | 図 8-44 を参照 | 75 | 100 | 125 | µs |
| tRSTTO | 再起動タイマ。VCC1 < UVCC1F となるとタイマが開始します。タイマが UVCC1 の復帰前に期限切れになると、デバイスはフェイルセーフ モード (有効な場合) またはスリープ モード (フェイルセーフ モードが無効な場合) に入ります。(5) | nRST アクティブから LIMP アクティブまで測定 | 120 | 150 | 180 | ms |
| tNRST_TOG | ウォッチドッグ エラーによるリセット パルス幅 (5) | レジスタ 8'h29[5] = 0、図 8-25を参照してください | 1.5 | 2 | 2.5 | ms |
| レジスタ 8'h29[5] = 1、図 8-25を参照してください | 10 | 15 | 20 | ms | ||
| tnINT_TI | nINT_TOG_EN がイネーブルの場合、nINT 出力パルス幅 (Low)。 (5) | レジスタ 8'h1B[0]= 1b | 75 | 100 | 125 | µs |
| tnINT_TP | nINT_TOG_EN がイネーブルの場合のnINT 出力パルス幅 (High) (5) | レジスタ 8'h1B[0]= 1b | 75 | 100 | 125 | µs |
| tWK_TIMEOUT | バスウェークアップタイムアウト値 | 図 8-29 を参照 | 0.8 | 2 | ms | |
| tWK_FILTER | ウェークアップ リクエストのフィルタリングされたバス要件を満たすのバス時間 | 図 8-29 を参照 | 0.5 | 0.95 | µs | |
| tWK_WIDTH_MIN | WAKE ピンの最小パルス幅(2)(3)(4)(5) 図 8-34 を参照 |
レジスタ 8'h11[3:2] = 00b | 10 | ms | ||
| レジスタ 8'h11[3:2] = 01b | 20 | ms | ||||
| レジスタ 8'h11[3:2] = 10b | 40 | ms | ||||
| レジスタ 8'h11[3:2] = 11b | 80 | ms | ||||
| tWK_WIDTH_INVALID | 無効とみなされる WAKE ピンの最大パルス幅 (2)(3)(4)(5) 図 8-34を参照 |
レジスタ 8'h11[3:2] = 00b | 5 | ms | ||
| レジスタ 8'h11[3:2] = 01b | 10 | ms | ||||
| レジスタ 8'h11[3:2] = 10b | 20 | ms | ||||
| レジスタ 8'h11[3:2] = 11b | 40 | ms | ||||
| tWK_WIDTH_MAX | 最大 WAKE ピン パルス ウィンドウ (2)(3)(4)(5) 図 8-34を参照 |
レジスタ 8'h11[1:0] = 00b | 750 | 950 | ms | |
| レジスタ 8'h11[1:0] = 01b | 1000 | 1250 | ms | |||
| レジスタ 8'h11[1:0] = 10b | 1500 | 1875 | ms | |||
| レジスタ 8'h11[1:0] = 11b | 2000 | 2500 | ms | |||
| tWK_CYC | 周期的検出用のサンプリング ウィンドウ、スタンバイまたはスリープ モード (5) 。図 8-37を参照 |
レジスタ 8'h12[5]= 0b | 10 | 25 | 35 | µs |
| レジスタ 8'h12[5]= 1b | 55 | 75 | 85 | µs | ||
| tSILENCE_CAN | バスがドミナントからリセッシブ、またはその逆に変化したときに、バス非アクティブ状態のタイムアウトタイマーがリセットされて再起動します。(5) | 0.6 | 1.2 | s | ||
| tINACTIVE | フェイルセーフおよびモード非アクティブ状態の管理に使用される SWE タイマ | レジスタ 8'h1C[6:3] を使用して、さまざまな値にプログラム可能 | 4 | 5 | 6 | 最小値 |
| tBias | ドミナント、リセッシブ、ドミナントのシーケンスが開始してからの経過時間 | Vsym ≥ 0.1 までの各相 6µs。図 7-10 を参照 | 250 | µs | ||
| tSW | 状態変化が認識されるまでの SW ピンのフィルタ時間 (5) | 130 | µs | |||
| tINITWD | ウォッチドッグの初期長いウィンドウ (5) 図 8-62を参照 |
WD_CONFIG_1 レジスタ 8'h13[1:0] = 00b | 127 | 150 | 173 | ms |
| WD_CONFIG_1 レジスタ 8'h13[1:0] = 01b | 255 | 300 | 345 | ms | ||
| WD_CONFIG_1 レジスタ 8'h13[1:0] = 10b (デフォルト) | 510 | 600 | 690 | ms | ||
| WD_CONFIG_1 レジスタ 8'h13[1:0] = 11b | 850 | 1000 | 1150 | ms | ||
| fPWM-ACC | HSS1 ~ 4 PWM 周波数精度(5) | HSS を PWM モードに設定し、PWMx_FREQ ビットで PWM 周波数を 200Hz または 400Hz に設定 | -10 | 10 | % | |
| tWD-ACC | タイムアウト ウォッチドッグのタイミング精度(5) | タイムアウト ウォッチドッグが有効。表 8-15に従って選択したウォッチドッグ タイマの標準値 | -15 | tWD | 15 | % |
| ウィンドウと Q&A ウォッチドッグのタイミング精度(5) | ウィンドウ ウォッチドッグまたは Q&A ウォッチドッグが有効。表 8-15に従って選択したウォッチドッグ タイマの標準値 | -10 | tWD | 10 | % | |
| tTMR-ACC | タイマ 1、タイマ 2 期間 / オン時間の精度、または SWE タイマ の精度(5) | レジスタ 8'h25 (TIMER1_CONFIG) または 8'h26 (TIMER2_CONFIG) ごとに構成された Timer1 または Timer2 の標準値、 8'h25 (SWE_TIMER_SET) ごとに構成された SWE タイマの標準値 | -15 | 15 | % | |
| tCTXD_DTO | CAN と TXD のドミナント タイムアウト(1)(5) | RL = 60Ω、CL = オープン、図 7-7 を参照 | 1 | 5 | ms | |
| tLTXD_DTO | LIN と TXD のドミナント タイムアウト(5) | 20 | 45 | 80 | ms | |
| tTOGGLE | WUP 後にプログラムされる場合、RXD ピンはタイミングをトグルします (5) | 図 8-29 を参照 | 5 | 10 | 15 | µs |
| FOSC-16M | 16MHz のクロック周波数 | 15.36 | 16 | 16.64 | MHz | |
| FOSC-1M | 1MHz のクロック周波数 | 0.94 | 1.04 | 1.14 | MHz | |
| FOSC-10k | 10kHz のクロック周波数 | 8.8 | 10.4 | 12 | kHz | |