JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 10-61 に、PWM2_CNTL3 レジスタを示し、表 10-62 にこのレジスタのフィールドの説明を示します。
表 10-1 に戻ります。
10 ビット PWM2 および PWM4 のビット 0 ~ 7。レジスタ h'23[1:0] と併用されます。レジスタ h'22 または h'23 が変更された場合、内容が変わっていなくても、これらのレジスタ ビットを再書き込みします。新しい PWM 設定は、LSB ビットに書き込まれた後にのみ有効になります。
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|
| PWM2_DC | |||||||
| R/W-00h | |||||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-0 | PWM2_DC | R/W | 00h | 10 ビット PWM2 のビット 0〜7 00h = 'h23[1:0] を使用した場合、100%オフ = 00b xxh = 'h23[1:0] を使用する場合、オン時間が約 0.1% ずつ増加 FFh = 'h23[1:0] = 11b の場合、100% オン |