JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 10-7 に SPI_CONFIG を示し、表 10-8 に、その説明を示します。
表 10-1 に戻ります。
シリアルペリフェラルインターフェイス構成レジスタ
使用する場合はビット 0 ~ 3 が EEPROM に保存されます。
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|
| RSVD | BYTE_CNT | SDI_POL | SPI_MODE | ||||
| R-0000b | R/W-0b | R/W-0b | R/W-00b | ||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-4 | RSVD | R | 0000b | 予約済み |
| 3 | BYTE_CNT | R/W | 0b | 読み取りまたは書き込み動作のデータバイト数を選択 0b = 1 バイト 1b = 2 バイト |
| 2 | SDI_POL | R/W | 0b | 内部プルアップまたはプルダウン抵抗構成によって SDI 入力ピンのアイドル極性を選択 0b = Pull_down 1b = Pull_up |
| 1-0 | SPI_MODE | R/W | 00b | SPI モードを構成 00b = モード 0 (CPOL = 0、CPHA = 0) 01b = モード 1 (CPOL = 0、CPHA = 1) 10b = モード 2 (CPOL = 1、CPHA = 0) 11b = モード 3 (CPOL = 1、CPHA = 1) |