JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 10-1 は、デバイスのレジスタ用メモリマップトレジスタを示しています。表 10-1にないレジスタオフセットアドレスはすべて予約済みの位置であると見なして、レジスタの内容は変更しないでください。
| アドレス | 略称 | レジスタ名 | セクション |
|---|---|---|---|
| 0h + 式 | DEVICE_ID_y | デバイス部品番号 | セクション 10.1.1 |
| 8h | REV_ID | メジャーおよびマイナーリビジョン | セクション 10.1.2 |
| 9h | SPI_CONFIG | SPI モード構成 | セクション 10.1.3 |
| Ah | CRC_CNTL | SPI CRC 制御 | セクション 10.1.4 |
| Bh | CRC_POLY_SET | SPI CRC 多項式をセット | セクション 10.1.5 |
| Ch | SBC_CONFIG | SBC、HSS、VCC2 の選択 | セクション 10.1.6 |
| Dh | VREG_CONFIG1 | VCC1 および VEXCC レギュレータを構成 | セクション 10.1.7 |
| Eh | SBC_CONFIG1 | SBC の構成 | セクション 10.1.8 |
| Fh | Scratch_Pad_SPI | テストレジスタ SPI の読み取りおよび書き込み | セクション 10.1.9 |
| 10h | CAN_CNTRL_1 | CAN トランシーバ 1 制御 | セクション 10.1.10 |
| 11h | WAKE_PIN_CONFIG1 | WAKE ピン構成 1 | セクション 10.1.11 |
| 12h | WAKE_PIN_CONFIG2 | WAKE ピン構成 2 | セクション 10.1.12 |
| 13h | WD_CONFIG_1 | ウォッチドッグ構成 1 | セクション 10.1.13 |
| 14h | WD_CONFIG_2 | ウォッチドッグ構成 2 | セクション 10.1.14 |
| 15h | WD_INPUT_TRIG | ウォッチドッグ入力トリガ | セクション 10.1.15 |
| 16h | WD_RST_PULSE | ウォッチドッグ出力パルス幅 | セクション 10.1.16 |
| 17h | FSM_CONFIG | フェイルセーフモード構成 | セクション 10.1.17 |
| 18h | FSM_CNTR | フェイルセーフモードカウンタ | セクション 10.1.18 |
| 19h | DEVICE_CONFIG0 | デバイス構成 0 | セクション 10.1.19 |
| 1Ah | DEVICE_CONFIG1 | デバイス構成 1 | セクション 10.1.20 |
| 1Bh | DEVICE_CONFIG2 | デバイス構成 2 | セクション 10.1.21 |
| 1Ch | SWE_TIMER | スリープウェークエラータイマ構成 | セクション 10.1.22 |
| 1Dh | LIN_CNTL | LIN トランシーバ制御 | セクション 10.1.23 |
| 1Eh | HSS_CNTL | ハイサイドスイッチ 1 および 2 制御 | セクション 10.1.24 |
| 1Fh | PWM1_CNTL1 | パルス幅変調周波数の選択 | セクション 10.1.25 |
| 20h | PWM1_CNTL2 | パルス幅変調デューティサイクルの 2 つの MSB 選択 | セクション 10.1.26 |
| 21h | PWM1_CNTL3 | パルス幅変調デューティサイクルの 8 つの LSB 選択 | セクション 10.1.27 |
| 22h | PWM2_CNTL1 | パルス幅変調周波数の選択 | セクション 10.1.28 |
| 23h | PWM2_CNTL2 | パルス幅変調デューティサイクルの 2 つの MSB 選択 | セクション 10.1.29 |
| 24h | PWM2_CNTL3 | パルス幅変調デューティサイクルの 8 つの LSB 選択 | セクション 10.1.30 |
| 25h | TIMER1_CONFIG | ハイサイドスイッチタイマ 1 構成 | セクション 10.1.31 |
| 26h | TIMER2_CONFIG | ハイサイドスイッチタイマ 2 構成 | セクション 10.1.32 |
| 28h | RSRT_CNTR | カウンタ構成を再開 | セクション 10.1.33 |
| 29h | nRST_CNTL | nRST および GFO ピン制御 | セクション 10.1.34 |
| 2Ah | WAKE_PIN_CONFIG3 | WAKE ピンのマルチウェーク入力構成と報告 | セクション 10.1.35 |
| 2Bh | WAKE_PIN_CONFIG4 | WAKE ピンのマルチウェーク入力構成と報告 | セクション 10.1.36 |
| 2Dh | WD_QA_CONFIG | Q&A ウォッチドッグ構成 | セクション 10.1.37 |
| 2Eh | WD_QA_ANSWER | Q&A ウォッチドッグの回答 | セクション 10.1.38 |
| 2Fh | WD_QA_QUESTION | Q&A ウォッチドッグの質問 | セクション 10.1.39 |
| 30h | SW_ID1 | 選択的ウェーク ID 1 | セクション 10.1.40 |
| 31h | SW_ID2 | 選択的ウェーク ID 2 | セクション 10.1.41 |
| 32h | SW_ID3 | 選択的ウェーク ID 3 | セクション 10.1.42 |
| 33h | SW_ID4 | 選択的ウェーク ID 4 | セクション 10.1.43 |
| 34h | SW_ID_MASK1 | 選択的ウェーク ID マスク 1 | セクション 10.1.44 |
| 35h | SW_ID_MASK2 | 選択的ウェーク ID マスク 2 | セクション 10.1.45 |
| 36h | SW_ID_MASK3 | 選択的ウェーク ID マスク 3 | セクション 10.1.46 |
| 37h | SW_ID_MASK4 | 選択的ウェーク ID マスク 4 | セクション 10.1.47 |
| 38h | SW_ID_MASK_DLC | ID マスク、DLC、データマスクイネーブル | セクション 10.1.48 |
| 39h + 式 | DATA_y | CAN データバイト 7 ~ 0 | セクション 10.1.49 |
| 41h + 式 | SW_RSVD_y | SW_RSVD0~SW_RSVD2 | セクション 10.1.50 |
| 44h | SW_CONFIG_1 | CAN および CAN FD DR と動作 | セクション 10.1.51 |
| 45h | SW_CONFIG_2 | フレームカウンタ | セクション 10.1.52 |
| 46h | SW_CONFIG_3 | フレームカウンタスレッショルド | セクション 10.1.53 |
| 47h | SW_CONFIG_4 | モード構成 | セクション 10.1.54 |
| 48h + 式 | SW_CONFIG_RSVD_y | SW_CONFIG_RSVD0~SW_CONFIG_RSVD5 | セクション 10.1.55 |
| 4Dh | HSS_CNTL2 | HSS3 と HSS4 の制御レジスタ | セクション 10.1.56 |
| 4Eh | EEPROM_CONFIG | EEPROM アクセス可能性 | セクション 10.1.57 |
| 4Fh | HSS_CNTL3 | OV/UV による HSS 動作を構成し、VCC2/VEXCC ステータスを提供します | セクション 10.1.58 |
| 50h | INT_GLOBAL | グローバル割り込み | セクション 10.1.59 |
| 51h | INT_1 | 割り込み | セクション 10.1.60 |
| 52h | INT_2 | 割り込み | セクション 10.1.61 |
| 53h | INT_3 | 割り込み | セクション 10.1.62 |
| 54h | INT_CANBUS_1 | CAN トランシーバ 1 バス故障割り込み | セクション 10.1.63 |
| 55h | INT_7 | ハイサイドスイッチ用割り込み | セクション 10.1.64 |
| 56h | INT_EN_1 | INT_1 の割り込みマスク | セクション 10.1.65 |
| 57h | INT_EN_2 | INT_2 の割り込みマスク | セクション 10.1.66 |
| 58h | INT_EN_3 | INT_3 の割り込みマスク | セクション 10.1.67 |
| 59h | INT_EN_CANBUS_1 | INT_CANBUS 用割り込みマスク | セクション 10.1.68 |
| 5Ah | INT_4 | 割り込み | セクション 10.1.69 |
| 5Ch | INT_6 | 割り込み | セクション 10.1.70 |
| 5Eh | INT_EN_4 | INT_4 の割り込みマスク | セクション 10.1.71 |
| 60h | INT_EN_6 | INT_6 の割り込みマスク | セクション 10.1.72 |
| 62h | INT_EN_7 | ハイサイドスイッチの割り込みマスク | セクション 10.1.73 |
表の小さなセルに収まるように、複雑なビット アクセス タイプを記号で表記しています。表 10-2 このセクションでアクセス タイプに使用しているコードを示します。
| アクセス タイプ | コード | 説明 |
|---|---|---|
| 読み取りタイプ | ||
| R | R | 読み出し |
| RH | H R | ハードウェア読み取りによってセットまたはクリア |
| 書き込みタイプ | ||
| H | H | ハードウェアによってセットまたはクリア |
| W | W | 書き込み |
| W1C | 1C W | 1 を書き込むことでビット |
| リセットまたはデフォルト値 | ||
| -n | リセット後の値またはデフォルト値 | |
| レジスタ アレイ変数 | ||
| i、j、k、l、m、n | これらの変数がレジスタ名、オフセット、またはアドレスで使用される場合、その変数はレジスタが繰り返しレジスタのグループの一部であるレジスタ配列の値を参照します。レジスタ グループは階層構造を形成し、アレイは式で表されます。 | |
| y | この変数がレジスタ名、オフセット、またはアドレスで使用される場合、その変数はレジスタ配列の値を参照します。 | |