JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 10-43 に、DEVICE_CONFIG2 レジスタを示し、表 10-44 にこのレジスタのフィールドの説明を示します。
表 10-1 に戻ります。
WAKE ピンおよびチャネルの拡張構成と制御。
使用する場合はビット 0 が EEPROM に保存されます。
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|
| RSVD | WAKE_WIDTH_MAX_DIS | nINT_TOG_EN | |||||
| R-000000b | R/W-0b | R/W-0b | |||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-2 | RSVD | R | 000000b | 予約済み |
| 1 | WAKE_WIDTH_MAX_DIS | R/W | 0b | WAKE ピンのウェークアップにパルスを選択する場合、最大制限値 tWK_PULSE_WIDTH_MAX の検出を無効化します。 0b = 有効 1b = 無効化 |
| 0 | nINT_TOG_EN | R/W | 0b | 割り込み時に Low にラッチされずに、nINT ピンのトグルを有効化 0b = 無効化 1b = 有効 |