JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 10-59 に、PWM2_CNTL2 レジスタを示し、表 10-60 にこのレジスタのフィールドの説明を示します。
表 10-1 に戻ります。
10 ビット PWM2 の最上位 2 ビットをセットします。これらはレジスタ h'24 で動作します
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|
| PWM2_RSVD | PWM2_DC_MSB | ||||||
| R-000000b | R/W-00b | ||||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-2 | PWM2_RSVD | R | 000000b | 予約済み |
| 1-0 | PWM2_DC_MSB | R/W | 00b | 10 ビット PWM2 デューティサイクル選択用の最上位 2 ビット。'h24[7:0] で動作 00b = 'h24[7:0] を使用して 00h である場合は 100% オフ xxb = 'h24[7:0] で使用する際は ≅ 0.1% 増加するオン時間 11b = 'h24[7:0] を使用して FFh である場合は 100% |