JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 10-55 に、PWM1_CNTL3 を示し、表 10-56 に、その説明を示します。
表 10-1 に戻ります。
10 ビットの PWM1 および PWM3 のビット 0 ~ 7。レジスタ h'20[1:0] で使用します。h'22 または h'23 が変更された場合 (変更されない場合も)、これらのレジスタビットを書き換えます。新しい PWM 設定は LSB ビットに書き込み後にのみ有効になります。
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|
| PWM1_DC | |||||||
| R/W-00h | |||||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-0 | PWM1_DC | R/W | 00h | 10 ビット PWM1 のビット 0 ~ 7 00h = 'h20[1:0] = 00b で使用する際は 100% オフ xxh = 'h20[1:0] で使用する際は ≅ 0.1% でオン時間 FFh = 'h20[1:0] = 11b で使用する際は 100% オン |