Detalles del producto

Number of outputs 8 Additive RMS jitter (typ) (fs) 30 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Output skew (ps) 30 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVDS, LVPECL Input type LVDS
Number of outputs 8 Additive RMS jitter (typ) (fs) 30 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Output skew (ps) 30 Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVDS, LVPECL Input type LVDS
WQFN (RHS) 48 49 mm² 7 x 7

  • 30 fs additive jitter (100 Hz to 20 MHz)
  • Dual clock inputs
  • Programmable output channels (0 to 1600 MHz)
  • External synchronization
  • Pin compatible family of clocking devices
  • 3.15 to 3.45 V operation
  • Package: 48 pin LLP (7.0 x 7.0 x 0.8 mm)
  • Device LVDS Outputs LVPECL Outputs
    LMK01000 3 5
    LMK01010 8 0
    LMK01020 0 8

  • 30 fs additive jitter (100 Hz to 20 MHz)
  • Dual clock inputs
  • Programmable output channels (0 to 1600 MHz)
  • External synchronization
  • Pin compatible family of clocking devices
  • 3.15 to 3.45 V operation
  • Package: 48 pin LLP (7.0 x 7.0 x 0.8 mm)
  • Device LVDS Outputs LVPECL Outputs
    LMK01000 3 5
    LMK01010 8 0
    LMK01020 0 8

    The LMK01000 family provides an easy way to divide and distribute high performance clock signals throughout the system. These devices provide best-in-class noise performance and are designed to be pin-to-pin and footprint compatible with LMK03000/LMK02000 family of precision clock conditioners.

    The LMK01000 family features two programmable clock inputs (CLKin0 and CLKin1) that allow the user to dynamically switch between different clock domains.

    Each device features 8 clock outputs with independently programmable dividers and delay adjustments. The outputs of the device can be easily synchronized by an external pin (SYNC*).


    Target Applications

  • High performance Clock Distribution
  • Wireless Infrastructure
  • Medical Imaging
  • Wired Communications
  • Test and Measurement
  • Military / Aerospace

  • The LMK01000 family provides an easy way to divide and distribute high performance clock signals throughout the system. These devices provide best-in-class noise performance and are designed to be pin-to-pin and footprint compatible with LMK03000/LMK02000 family of precision clock conditioners.

    The LMK01000 family features two programmable clock inputs (CLKin0 and CLKin1) that allow the user to dynamically switch between different clock domains.

    Each device features 8 clock outputs with independently programmable dividers and delay adjustments. The outputs of the device can be easily synchronized by an external pin (SYNC*).


    Target Applications

  • High performance Clock Distribution
  • Wireless Infrastructure
  • Medical Imaging
  • Wired Communications
  • Test and Measurement
  • Military / Aerospace

  • Descargar Ver vídeo con transcripción Video

    Productos similares que pueden interesarle

    open-in-new Comparar alternativas
    Funcionalidad similar a la del dispositivo comparado
    CDCM1804 ACTIVO Búfer de reloj LVPECL 1:3, con salida LVCMOS y divisor programable 1:4 LVPECL buffer divider

    Documentación técnica

    star =Principal documentación para este producto seleccionada por TI
    No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
    Ver todo 4
    Documentación principal Tipo Título Opciones de formato Fecha
    * Data sheet Fam LMK01000 Fam 1.6GHz HPer Clk Buffer, Divider and Distributor datasheet (Rev. G) 15 oct 2009
    Application note AN-1821 CPRI Repeater System (Rev. A) 26 abr 2013
    Application note Phase Synchronization with Multiple Devices and Frequencies (Rev. A) 26 abr 2013
    Design guide Clock Conditioner Owner's Manual 10 nov 2006

    Diseño y desarrollo

    Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

    Placa de evaluación

    LMK01000EVAL — Búfer, divisor y distribuidor de reloj de bajo ruido y 1.6 GHz

    The LMK01000 Evaluation Kit simplifies evaluation of the LMK01000 1.6 GHz High Performance Clock Buffer, Divider, and Distributor. The package consists of an Evaluation Board, Evaluation Board Instructions, and a cable for programming the device through a PC parallel port. CodeLoader 4 is the (...)

    Guía del usuario: PDF
    Herramienta de programación de software

    CODELOADER CodeLoader Device Register Programming v4.19.0

    The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.

    Which software do I use?

    Product

    (...)

    Productos y hardware compatibles

    Productos y hardware compatibles

    Soporte de software

    CLOCKDESIGNTOOL Clock Design Tool Software

    The Clock Design Tool software helps with part selection, loop filter design and simulation of timing device solutions. When you enter desired output frequencies and a reference frequency (optional), the tool provides TI devices to meet the specified requirements, divider values and a recommended (...)

    Productos y hardware compatibles

    Productos y hardware compatibles

    Soporte de software

    TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

    Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

    Productos y hardware compatibles

    Productos y hardware compatibles

    Opciones de descarga
    Modelo de simulación

    LMK01000 IBIS Model (Rev. A)

    SNAM019A.ZIP (31 KB) - IBIS Model
    Herramienta de diseño

    CLOCK-TREE-ARCHITECT — Software de programación de diseño de árbol de reloj

    La herramienta de síntesis de tipo árbol de reloj “arquitecto de tipo árbol de reloj” agiliza el proceso de diseño al generar soluciones de árbol de reloj en función de los requisitos del sistema. La herramienta extrae datos de una amplia base de datos de productos de relojes para generar una (...)
    Herramienta de simulación

    PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

    PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
    Encapsulado Pines Símbolos CAD, huellas y modelos 3D
    WQFN (RHS) 48 Ultra Librarian

    Pedidos y calidad

    Información incluida:
    • RoHS
    • REACH
    • Marcado del dispositivo
    • Acabado de plomo/material de la bola
    • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
    • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
    • Contenido del material
    • Resumen de calificaciones
    • Monitoreo continuo de confiabilidad
    Información incluida:
    • Lugar de fabricación
    • Lugar de ensamblaje

    Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

    Soporte y capacitación

    Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

    El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

    Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

    Videos