JAJSW88B March 2025 – November 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
本デバイスの (LP)DDR4 メモリ インターフェイスの機能の詳細と追加の説明情報については、「信号の説明」および「詳細説明」セクションの対応するサブセクションを参照してください。
表 6-39 および 図 6-38 に、DDRSS のスイッチング特性を示します。
| 番号 | パラメータ | DDR タイプ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|---|
| 1 | tc(DDR_CKP/DDR_CKN) | サイクル時間、DDR_CKP および DDR_CKN | LPDDR4 | 1.25(1) | 20 | ns |
| DDR4 | 1.25(1) | 1.6 | ns | |||
図 6-38 DDRSS スイッチング特性詳細については、デバイスのテクニカル リファレンス マニュアルで「メモリ コントローラ」の章にある 「DDR サブシステム (DDRSS)」セクションを参照してください。