表 6-7,図 6-7,図 6-8,図 6-9により、RTCのみの低消費電力モードを使用する場合のデバイス電力要件を定義します。
表 6-6 RTCのみの低消費電力モードシーケンス–電源/信号の割り当て 次をご覧ください。図 6-7、図 6-8、図 6-9
| 波形 |
電源 / 信号名 |
| A |
システム電力 |
| B |
VDDS_RTC(1) |
| C |
VDD_RTC(2) |
| D |
PMIC_LPM_EN0(3) |
| E |
RTC_PORz(4) |
| F |
VDDSHV0(5)、VDDSHV1(5)、VDDA_3P3_USB |
| G |
VDDSHV0(6)、VDDSHV1(6)、VDDS_OSC0、VDDA_PLL0、VDDA_PLL1、VDDS_WKUP、VDDS0、VDDS1、VDDA_ADC、VDDA_1P8_DSI、VDDA_1P8_USB |
| H |
VDDA_3P3_SDIO(7)(8)、VDDSHV2(7)、VDDSHV3(7)、VDDSHV4(7) |
| I |
VDDS_DDR(9) |
| J |
VDD_CORE(10)、VDDA_CORE_CSI_DSI(11)、VDDA_CORE_DSI_CLK(11)、VDDA_CORE_USB(11)、VDDA_DDR_PLL0(11) |
| K |
WKUP_OSC0_XI、WKUP_OSC0_XO |
| L |
PORz |
(1) RTCのみの低消費電力モードを使用する場合、VDDS_RTC は常時オンの電源に接続しなければなりません。
(2) RTCのみの低消費電力モードを使用する場合、VDD_RTC は常時オンの電源に接続しなければなりません。
(3) RTC_PORzがアサートされている間、PMIC_LPM_EN0は、弱い内部プルアップによってHighにプルアップされます。弱い内部プルアップはオフになり、RTC_PORzの立ち上がり時にPMIC_LPM_EN0がHighに駆動されます。RTCモジュールは、PMIC_LPM_EN0をLowに駆動してRTCのみ低消費電力モードに移行させ、PMIC_LPM_EN0をHighに駆動してRTCのみの低消費電力モードを終了するように設定でき、その結果、PMIC_LPM_EN0を使用して、RTC以外のすべての電源レールに対して電源のオン/オフを繰り返すことできます。
(4) VDDS_RTC および VDD_RTC 電源レールが有効になると、RTC_PORz を解放することができます。
(5) VDDSHV0 と VDDSHV1 は、アプリケーションの要件に応じて 1.8V または 3.3V で動作させることができるデュアル電圧 IO 電源です。VDDSHVx [x = 0 ~ 1] IO 電源のいずれかが 3.3V で動作している場合、この波形で定義された 3.3V ランプ期間中、その他の 3.3V 電源によって電圧を低下させます。
(6) VDDSHV0 と VDDSHV1 は、アプリケーションの要件に応じて 1.8V または 3.3V で動作させることができるデュアル電圧 IO 電源です。VDDSHVx [x = 0 ~ 1] IO 電源のいずれかが 1.8V で動作している場合、この波形で定義された 1.8V ランプ期間中、その他の 1.8V 電源によって電圧を低下させます。
(7) VDDA_3P3_SDIO は、その他の電源レールに依存せずに、パワーアップ、パワーダウンをサポートするように設計されています。VDDSHV2、VDDSHV3、VDDSHV4 は、その他の電源レールに依存せずに、パワーアップ、パワーダウン、または動的電圧変化をサポートするように設計されています。この機能は、UHS-I SD カードをサポートするために必要です。
(8) VDDA_3P3_SDIO は、内部 SDIO_LDO の 3.3V 電源レールです。この電源レールには、MMC1 に接続された UHS-I SD カードに電力を供給する同じ 3.3V 電源から電力を供給する必要があります。これにより、SD カードの電源がオフになって SD カードをリセットするときに、MMC1 IO と SD カード IO は同時にパワーアップとパワーダウンを行うことができます。この使用事例では、SDIO_LDO 出力 (CAP_VDDSHV_MMC) を使用して VDDSHV3 IO 電源レールに電力を供給します。VDDA_3P3_SDIO 電源レールとともにランプアップとランプダウンを行います。
(9) VDDS_DDR には特定の電源シーケンス要件はありませんが、DDR デバイスの JEDEC 規格では、パワーアップおよびパワーダウンシーケンス中は、VDD1 電源レールの電位が常に VDD2 電源レールの電位より大きいことが必要です。
(10) パワーアップ時またはパワーダウン時に、VDDR_CORE に印加される電位がVDD_RTC に印加される電位に 0.18V を加えた電位を超えないようにしなければなりません。これにより、VDD_RTC の電圧を VDD_CORE より先に上昇させ、VDD_CORE よりも後に下降させる必要があります。
(11) VDDA_CORE_DSI, VDDA_CORE_DSI_CLK, VDDA_CORE_USB, VDDA_DDR_PLL0 は、同じ電源を使用するものとします。VDD_CORE と VDDA_CORE_USB の間の電圧差が ± 1% 以内になるよう注意する必要があります。