JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| パラメータ | 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|
| VDD_CORE | コア電源 | -0.3 | 1.05 | V | |
| VDDA_CORE_DSI | DSITX0 コア電源 | -0.3 | 1.05 | V | |
| VDDA_CORE_DSI_CLK | DSITX0 クロック コア電源 | -0.3 | 1.05 | V | |
| VDDA_CORE_USB | USB0 および USB1 コア電源 | -0.3 | 1.05 | V | |
| VDDA_DDR_PLL0 | DDR デスキュー PLL 電源 | -0.3 | 1.05 | V | |
| VDD_RTC | RTC コア電源 | -0.3 | 1.05 | V | |
| VDDS_DDR | DDR PHY IO 電源 | -0.3 | 1.57 | V | |
| VDDS_OSC0 | RCOSC、POR、WKUP_OSC0 電源 | -0.3 | 1.98 | V | |
| VDDS_RTC | LFOSC0 および RTC IOグループの IO 電源 | -0.3 | 1.98 | V | |
| VDDA_PLL0 | WKUP_PLL0、MAIN_PLL0、TEMP0 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_PLL1 | MAIN_PLL8 および MAIN_PLL17 アナログ電源 | -0.3 | 1.98 | V | |
| VDDS_WKUP | WKUP IO グループの IO 電源 | -0.3 | 1.98 | V | |
| VDDS0 | GENERAL0 IO グループ の IO 電源 | -0.3 | 1.98 | V | |
| VDDS1 | GENERAL0_1 IO グループ の IO 電源 | -0.3 | 1.98 | V | |
| VDDA_ADC | ADC アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_1P8_DSI | DSITX0 1.8 V アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_1P8_USB | USB0 および USB1 1.8 V アナログ電源 | -0.3 | 1.98 | V | |
| VPP | eFuse ROM プログラミング電源 | -0.3 | 1.98 | V | |
| VDDSHV0 | GPMC IO グループのIO電源 | -0.3 | 3.63 | V | |
| VDDSHV1 | General1 IO グループ の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV2 | MMC0 IO グループ の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV3 | MMC1 IO グループ の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV4 | MMC2 IO グループ の IO 電源 | -0.3 | 3.63 | V | |
| VDDA_3P3_SDIO | SDIO_LDOアナログ電源 | -0.3 | 3.63 | V | |
| VDDA_3P3_USB | USB0 および USB1 3.3 V アナログ電源 | -0.3 | 3.63 | V | |
| すべてのフェイルセーフ IO ピンの定常状態の最大電圧 | PORz | -0.3 | 3.63 | V | |
| 1.8V で動作する場合、 I2C2_SCL 、 I2C2_SDA、EXTINTn |
-0.3 | 1.98(3) | V | ||
| 3.3V で動作する場合、 I2C2_SCL 、 I2C2_SDA、EXTINTn |
-0.3 | 3.63(3) | |||
| 他のすべての IO ピンの定常状態の最大電圧(4) | USB0_VBUS、USB1_VBUS(5) | -0.3 | 3.6 | V | |
| その他のすべての IO ピン | -0.3 | IO 電源電圧 + 0.3 | V | ||
| IO ピンの過渡オーバーシュートおよびアンダーシュート | 信号周期の最大 20% にわたって IO 電源電圧の 20% (図 6-1、「IO 過渡電圧範囲」を参照) | 0.2 × VDD(6) | V | ||
| ラッチアップ性能(7) | I 試験 | -100 | 100 | mA | |
| 過電圧 (OV) 試験 | 1.5 x VDD(6) | V | |||
| TSTG | 保存温度 | -55 | +150 | ℃ | |
フェイルセーフ IO 端子は、それぞれの IO 電源電圧に依存しないように設計されています。これにより、該当する IO 電源がオフのときに、これらの IO 端子に外部電圧源を接続できます。I2C0_SCL、I2C2_SCL、I2C2_SDA、EXTINTn および PORz だけがフェイルセーフ IO 端子です。それ以外の IO 端子はいずれもフェイルセーフではなく、それらに印加される電圧は、セクション 6.1 の「すべての IO ピンの定常状態の最大電圧」パラメータで定義されている値に制限する必要があります。
