JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-109および 図 6-88 に、MMC1/MMC2 – UHS-I DDR50 モードのスイッチング特性を示します。
| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| fop(clk) | 動作周波数、MMCx_CLK | 50 | MHz | ||
| DDR505 | tc(clk) | サイクル時間、MMCx_CLK | 20 | ns | |
| DDR506 | tw(clkH) | パルス幅、MMCx_CLK High | 9.2 | ns | |
| DDR507 | tw(clkL) | パルス幅、MMCx_CLK Low | 9.2 | ns | |
| DDR508 | td(clk-cmdV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_CMD 遷移まで | 1.12 | 6.43 | ns |
| DDR509 | td(clk-dV) | 遅延時間、MMCx_CLK 遷移から MMCx_DAT[3:0] 遷移まで | 1.12 | 6.43 | ns |
図 6-99 MMC1/MMC2 – UHS-I DDR50 – 送信モード