JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-75、図 6-69、表 6-76、図 6-70 に、SPI –ペリフェラル モードのタイミング要件とスイッチング特性を示します。
| 番号 | パラメータ | 説明 | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|
| SS1 | tc(SPICLK) | サイクル時間、SPIn_CLK | 20 | ns | |
| SS2 | tw(SPICLKL) | パルス幅、SPIn_CLK Low | 0.45P(1) | ns | |
| SS3 | tw(SPICLKH) | パルス幅、SPIn_CLK High | 0.45P(1) | ns | |
| SS4 | tsu(PICO-SPICLK) | セットアップ時間、SPIn_D[x] 有効から SPIn_CLK アクティブ エッジまで | 5 | ns | |
| SS5 | th(SPICLK-PICO) | ホールド時間、SPIn_CLK のアクティブ エッジ後に SPIn_D[x] を有効に保持すべき時間 | 5 | ns | |
| SS8 | tsu(CS-SPICLK) | セットアップ時間、SPIn_CSi 有効から SPIn_CLK の最初のエッジまで | 5 | ns | |
| SS9 | th(SPICLK-CS) | ホールド時間、SPIn_CLK の最後のエッジ後に SPIn_CSi 有効の時間 | 5 | ns |
図 6-69 SPI ペリフェラル モードの受信タイミング| 番号 | パラメータ | 説明 | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|
| SS6 | td(SPICLK-POCI) | 遅延時間、SPIn_CLK アクティブ エッジから SPIn_D[x] まで | 2 | 17.12 | ns |
| SS7 | tsk(CS-POCI) | 遅延時間、SPIn_CSi アクティブ エッジから SPIn_D[x] まで | 20.95 | ns |
図 6-70 SPI ペリフェラル モードの送信タイミング