JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-51、表 6-52、図 6-41、表 6-53、図 6-42、図 6-47、図 6-48 に、EPWM のタイミング条件、タイミング要件、スイッチング特性を示します。
| パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|
| 入力条件 | ||||
| SRI | 入力スルーレート | 1 | 4 | V/ns |
| 出力条件 | ||||
| CL | 出力負荷容量 | 2 | 7 | pF |
| 番号 | パラメータ | 説明 | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|
| PWM6 | tw(SYNCIN) | パルス幅、EHRPWM_SYNCI | 2P(1) + 2 | ns | |
| PWM7 | tw(TZ) | パルス幅、EHRPWM_TZn_IN low | 3P(1) + 2 | ns |
図 6-45 EPWM のタイミング要件| 番号 | パラメータ | 説明 | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|
| PWM1 | tw(PWM) | パルス幅、EHRPWM_A/B High または Low | P(1) - 3 | ns | |
| PWM2 | tw(SYNCOUT) | パルス幅、EHRPWM_SYNCO | P(1) - 3 | ns | |
| PWM3 | td(TZ-PWM) | 遅延時間、EHRPWM_TZn_IN アクティブから EHRPWM_A/B が強制的に High/Low になるまで | 11 | ns | |
| PWM4 | td(TZ-PWMZ) | 遅延時間、EHRPWM_TZn_IN アクティブから EHRPWM_A/B Hi-Z まで | 11 | ns | |
| PWM5 | tw(SOC) | パルス幅、EHRPWM_SOCA/B 出力 | P(1) - 3 | ns |
図 6-46 EHRPWM スイッチング特性
図 6-47 EHRPWM_TZn_IN から EHRPWM_A/B 強制へのスイッチング特性
図 6-48 EHRPWM_TZn_IN から EHRPWM_A/B Hi-Z へのスイッチング特性詳細については、デバイスのテクニカル リファレンス マニュアルで「ペリフェラル」の章にある「拡張パルス幅変調 (EPWM) モジュール」セクションを参照してください。