JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-118、図 6-108、表 6-119、図 6-109 に、OSPI0 タップ SDR モードのタイミング要件とスイッチング特性を示します。
| 番号 | モード | 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|---|
| O19 | tsu(D-CLK) | セットアップ時間、OSPI0_D[7:0] 有効から OSPI0_CLK のエッジまで | ループバックなし | (7.7 - (0.975T(1)R(2))) | ns | |
| O20 | th(CLK-D) | ホールド時間、OSPI0_CLK のアクティブ エッジ後に OSPI0_D[7:0] を有効に保持すべき時間 | ループバックなし | (- 2.15 + (0.975T(1)R(2))) | ns | |
図 6-108 OSPI0 のタイミング要件 – タップ SDR、ループバックなし| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| O7 | tc(CLK) | サイクル時間、OSPI0_CLK | 10 | ns | |
| O8 | tw(CLKL) | パルス幅、OSPI0_CLK low | ((0.475P(1)) - 0.3) | ns | |
| O9 | tw(CLKH) | パルス幅、OSPI0_CLK high | ((0.475P(1)) - 0.3) | ns | |
| O10 | td(CSn-CLK) | 遅延時間、OSPI0_CSn[3:0] アクティブ エッジから OSPI0_CLK 立ち上がりエッジまで | ((0.475P(1)) + (0.975M(2)R(4)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + 1) | ns |
| O11 | td(CLK-CSn) | 遅延時間、OSPI0_CLK 立ち上がりエッジから OSPI0_CSn[3:0] 非アクティブ エッジまで | ((0.475P(1)) + (0.975N(3)R(4)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) + 1) | ns |
| O12 | td(CLK-D) | 遅延時間、OSPI0_CLK アクティブ エッジから OSPI0_D[7:0] 遷移まで | - 2.0 | 1.5 | ns |
図 6-109 OSPI0 のスイッチング特性 – タップ SDR、ループバックなし