JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-104、図 6-83、表 6-105、および 図 6-95 に、MMC1/MMC2 – UHS-I SDR12 モードのタイミング要件とスイッチング特性を示します。
| 番号 | 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|
| SDR121 | tsu(cmdV-clkH) | セットアップ時間、MMCx_CMD 有効から MMCx_CLK 立ち上がりエッジまで | 4.2 | ns | |
| SDR122 | th(clkH-cmdV) | ホールド時間、MMCx_CLK 立ち上がりエッジの後 MMCx_CMD 有効の間 | 0.87 | ns | |
| SDR123 | tsu(dV-clkH) | セットアップ時間、MMCx_DAT[3:0] 有効から MMCx_CLK 立ち上がりエッジまで | 4.2 | ns | |
| SDR124 | th(clkH-dV) | ホールド時間、MMCx_CLK 立ち上がりエッジの後 MMCx_DAT[3:0] 有効の間 | 0.87 | ns | |
図 6-94 MMC1/MMC2 – UHS-I SDR12 – 受信モード| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| fop(clk) | 動作周波数、MMCx_CLK | 25 | MHz | ||
| SDR125 | tc(clk) | サイクル時間、MMCx_CLK | 40 | ns | |
| SDR126 | tw(clkH) | パルス幅、MMCx_CLK high | 18.7 | ns | |
| SDR127 | tw(clkL) | パルス幅、MMCx_CLK low | 18.7 | ns | |
| SDR128 | td(clkL-cmdV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_CMD 遷移まで | 1.5 | 8.6 | ns |
| SDR129 | td(clkL-dV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_DAT[3:0] 遷移まで | 1.5 | 8.6 | ns |
図 6-95 MMC1/MMC2 – UHS-I SDR12 – 送信モード