JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-83、図 6-75、表 6-84、および 図 6-76 に、高速 DDR モードでの MMC0 のタイミング要件とスイッチング特性を示します。
| 番号 | IO 動作 電圧 |
最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|---|
| HSDDR1 | tsu(cmdV-clk) | セットアップ時間、MC0_CMD 有効から MMC0_CLK 立ち上がりエッジまで | 1.8 V | 0.02 | ns | |
| 3.3 V | 1.5 | ns | ||||
| HSDDR2 | th(clk-cmdV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 有効の間 | 1.8 V | 1.99 | ns | |
| 3.3 V | 1.75 | ns | ||||
| HSDDR3 | tsu(dV-clk) | セットアップ時間、MMC0_DAT[7:0] 有効から MMC0_CLK 遷移まで | 1.8 V | 0.02 | ns | |
| 3.3 V | 1.5 | ns | ||||
| HSDDR4 | th(clk-dV) | ホールド時間、MMC0_CLK 遷移から MMC0_DAT[7:0] 有効の間 | 1.8 V | 1.99 | ns | |
| 3.3 V | 1.75 | ns | ||||
図 6-75 MMC0 – 高速 DDR モード – 受信モード| 番号 | パラメータ | IO 動作 電圧 |
最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|---|
| fop(clk) | 動作周波数、MMC0_CLK | 40 | MHz | |||
| HSDDR5 | tc(clk) | サイクル時間、MMC0_CLK | 25 | ns | ||
| HSDDR6 | tw(clkH) | パルス幅、MMC0_CLK high | 11.58 | ns | ||
| HSDDR7 | tw(clkL) | パルス幅、MMC0_CLK low | 11.58 | ns | ||
| HSDDR8 | td(clk-cmdV) | 遅延時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 遷移まで | 1.8 V | 1.2 | 5.6 | ns |
| 3.3 V | 3.32 | 9.3 | ns | |||
| HSDDR9 | td(clk-dV) | 遅延時間、MMC0_CLK 遷移から MMC0_DAT[7:0] 遷移まで | 1.8 V | 1.2 | 4.8 | ns |
| 3.3 V | 3.2 | 8.9 | ns | |||
図 6-76 MMC0 – 高速 DDR モード – 送信モード