JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-106、図 6-85、表 6-107、図 6-86 に、UHS-I SDR25 モードでの MMC1/MMC2 のタイミング要件とスイッチング特性を示します。
| 番号 | 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|
| SDR251 | tsu(cmdV-clkH) | セットアップ時間、MMCx_CMD 有効から MMCx_CLK 立ち上がりエッジまで | 2.15 | ns | |
| SDR252 | th(clkH-cmdV) | ホールド時間、MMCx_CLK 立ち上がりエッジから MMCx_CMD 有効の間 | 1.27 | ns | |
| SDR253 | tsu(dV-clkH) | セットアップ時間、MMCx_DAT[3:0] 有効から MMCx_CLK 立ち上がりエッジまで | 2.15 | ns | |
| SDR254 | th(clkH-dV) | ホールド時間、MMCx_CLK 立ち上がりエッジから MMC0_DAT[3:0] 有効の間 | 1.27 | ns | |
図 6-96 MMC1/MMC2 – UHS-I SDR25 – 受信モード| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| fop(clk) | 動作周波数、MMCx_CLK | 50 | MHz | ||
| SDR255 | tc(clk) | サイクル時間、MMCx_CLK | 20 | ns | |
| SDR256 | tw(clkH) | パルス幅、MMCx_CLK High | 9.2 | ns | |
| SDR257 | tw(clkL) | パルス幅、MMCx_CLK Low | 9.2 | ns | |
| SDR258 | td(clkL-cmdV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_CMD 遷移まで | 2.4 | 8.1 | ns |
| SDR259 | td(clkL-dV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_DAT[3:0] 遷移まで | 2.4 | 8.1 | ns |
図 6-97 MMC1/MMC2 – UHS-I SDR25 – 送信モード