JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-79、図 6-71、表 6-80、図 6-72 に、レガシー SDR モードでの MMC0 のタイミング要件とスイッチング特性を示します。
| 番号 | IO 動作 電圧 |
最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|---|
| LSDR1 | tsu(cmdV-clkH) | セットアップ時間、MC0_CMD 有効から MMC0_CLK 立ち上がりエッジまで | 1.8 V | 4.2 | ns | |
| 3.3 V | 2.15 | ns | ||||
| LSDR2 | th(clkH-cmdV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 有効の間 | 1.8 V | 0.87 | ns | |
| 3.3 V | 1.67 | ns | ||||
| LSDR3 | tsu(dV-clkH) | セットアップ時間、MMC0_DAT[7:0] 有効から MMC0_CLK 立ち上がりエッジまで | 1.8 V | 4.2 | ns | |
| 3.3 V | 2.15 | ns | ||||
| LSDR4 | th(clkH-dV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_DAT[7:0] 有効の間 | 1.8 V | 0.87 | ns | |
| 3.3 V | 1.67 | ns | ||||
図 6-71 MMC0 – レガシー SDR – 受信モード| 番号 | パラメータ | IO 動作 電圧 |
最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|---|
| fop(clk) | 動作周波数、MMC0_CLK | 25 | MHz | |||
| LSDR5 | tc(clk) | サイクル時間、MMC0_CLK | 40 | ns | ||
| LSDR6 | tw(clkH) | パルス幅、MMC0_CLK high | 18.7 | ns | ||
| LSDR7 | tw(clkL) | パルス幅、MMC0_CLK low | 18.7 | ns | ||
| LSDR8 | td(clkL-cmdV) | 遅延時間、MMC0_CLK 立ち下がりエッジから MMC0_CMD 遷移まで | 1.8 V | -2.1 | 2.1 | ns |
| 3.3 V | -1.8 | 2.2 | ns | |||
| LSDR9 | td(clkL-dV) | 遅延時間、MMC0_CLK 立ち下がりエッジから MMC0_DAT[7:0] 遷移まで | 1.8 V | -2.1 | 2.1 | ns |
| 3.3 V | -1.8 | 2.2 | ns | |||
図 6-72 MMC0 – レガシー SDR – 送信モード