제품 상세 정보

Frequency (max) (MHz) 12800 Frequency (min) (MHz) 300 Features 1:4 fanout, Integrated multiplier and divider modes, JESD204B/C SYSREF support, Phase synchronization, Programmable Delay, Programmable phase offset, RF clock distribution, Ultra-low additive jitter Current consumption (mA) 405 Integrated VCO No Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 12800 Frequency (min) (MHz) 300 Features 1:4 fanout, Integrated multiplier and divider modes, JESD204B/C SYSREF support, Phase synchronization, Programmable Delay, Programmable phase offset, RF clock distribution, Ultra-low additive jitter Current consumption (mA) 405 Integrated VCO No Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
VQFN (RHA) 40 36 mm² 6 x 6
  • Output frequency: 300MHz to 12.8GHz
  • Noiseless adjustable input delay up to 60ps with 1.1ps resolution
  • Individual adjustable output delays up to 55ps with 0.9ps resolution
  • Ultra-low noise
    • Noise floor: –159dBc/Hz at 6GHz output
    • Additive jitter (DC to fCLK): 36fs
    • Additive jitter (100Hz to 100MHz): 10fs
  • Four high-frequency clocks with corresponding SYSREF outputs
    • Shared divide by 1 (Bypass), 2, 3, 4, 5, 6, 7, and 8
    • Shared programmable multiplier x2, x3, x4, x5, x6, x7 and x8
  • LOGICLK output with corresponding SYSREF output
    • On separate divide bank
    • 1, 2, 4 pre-divider
    • 1 (bypass), 2, …, 1023 post divider
    • Second logic clock option with additional divider 1, 2, 4 & 8
  • Six programmable output power levels
  • Synchronized SYSREF clock outputs
    • 508 delay step adjustments of less than 2.5ps at 12.8GHz
    • Generator, repeater and repeater retime modes
    • Windowing feature for SYSREFREQ pins to optimize timing
  • SYNC feature to all divides and multiple devices
  • Operating voltage: 2.5V
  • Operating temperature: –40ºC to +85ºC
  • Output frequency: 300MHz to 12.8GHz
  • Noiseless adjustable input delay up to 60ps with 1.1ps resolution
  • Individual adjustable output delays up to 55ps with 0.9ps resolution
  • Ultra-low noise
    • Noise floor: –159dBc/Hz at 6GHz output
    • Additive jitter (DC to fCLK): 36fs
    • Additive jitter (100Hz to 100MHz): 10fs
  • Four high-frequency clocks with corresponding SYSREF outputs
    • Shared divide by 1 (Bypass), 2, 3, 4, 5, 6, 7, and 8
    • Shared programmable multiplier x2, x3, x4, x5, x6, x7 and x8
  • LOGICLK output with corresponding SYSREF output
    • On separate divide bank
    • 1, 2, 4 pre-divider
    • 1 (bypass), 2, …, 1023 post divider
    • Second logic clock option with additional divider 1, 2, 4 & 8
  • Six programmable output power levels
  • Synchronized SYSREF clock outputs
    • 508 delay step adjustments of less than 2.5ps at 12.8GHz
    • Generator, repeater and repeater retime modes
    • Windowing feature for SYSREFREQ pins to optimize timing
  • SYNC feature to all divides and multiple devices
  • Operating voltage: 2.5V
  • Operating temperature: –40ºC to +85ºC

The high frequency capability, extremely low jitter and programmable clock input and output delay of this device, makes a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high frequency clock outputs and additional LOGICLK outputs with larger divider range, is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be internally generated or passed in as an input and re-clocked to the device clocks. The noiseless delay adjustment at input path of the high frequency clock input and individual clock output paths insures low skew clocks in multi-channel system. For data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is important. In applications where more than four data converters need to be clocked, a variety of cascading architectures can be developed using multiple devices to distribute all the high frequency clocks and SYSREF signals required. This device, combined with an ultra-low noise reference clock source, is an exemplary choice for clocking data converters, especially when sampling above 3GHz.

The high frequency capability, extremely low jitter and programmable clock input and output delay of this device, makes a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high frequency clock outputs and additional LOGICLK outputs with larger divider range, is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be internally generated or passed in as an input and re-clocked to the device clocks. The noiseless delay adjustment at input path of the high frequency clock input and individual clock output paths insures low skew clocks in multi-channel system. For data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is important. In applications where more than four data converters need to be clocked, a variety of cascading architectures can be developed using multiple devices to distribute all the high frequency clocks and SYSREF signals required. This device, combined with an ultra-low noise reference clock source, is an exemplary choice for clocking data converters, especially when sampling above 3GHz.

다운로드 스크립트와 함께 비디오 보기 비디오

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치와 유사한 기능
LMX1204 활성 JESD204B/C SYSREF 지원 및 페이즈 동기화를 지원하는 12.8GHz RF 버퍼, 멀티플라이어 및 디바이더 No programmable clock delays functionality
LMX1214 활성 보조 클록을 지원하는 1:5 18GHz RF 버퍼 및 디바이더 RF buffer-only version up to 18GHz
LMX2820 활성 22.6GHz 광대역 RF 신시사이저 - 위상 동기화, JESD 및 5μs 미만의 주파수 보정 지원 Up to 22.6GHz synthesizer and JESD support

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
4개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet LMX1205 Low-Noise, High-Frequency JESD Buffer/Multiplier/Divider datasheet PDF | HTML 2024/12/13
Application note Practical Clocking Considerations That Give Your Next High-Speed Converter Design an Edge (Rev. A) PDF | HTML 2025/04/11
Application note Impact of Slew Rate on Noise PDF | HTML 2025/02/06
Application note Windowing, Sync, Sysref in LMX1205 PDF | HTML 2025/01/28

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

LMX1205EVM — LMX1205 평가 모듈

LMX1205 평가 모듈(EVM)은 4출력 초저 가산 지터 무선 주파수(RF) 버퍼, 분할기 및 멀티플라이어인 LMX1205의 성능을 평가하도록 설계되었습니다. 이 EVM은 최대 12.8GHz의 RF 클로킹 입력을 버퍼링하고, 6.4GHz에서 12.8GHz의 출력 범위에서 최대 8을 곱하고, 입력을 최대 8로 나눌 수 있습니다. 필드 프로그래머블 게이트 어레이(FPGA) 및 로직 클로킹에 별도의 보조 클록 디바이더가 포함되어 있으며, 각 출력에는 피코초 정확도 및 지연 튜닝 기능을 사용하여 시스템 레퍼런스(SYSREF)를 (...)
사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 보드

LMX1205_CASCADED_REF_BOARD — 계단식 클록 트리 평가를 위한 LMX1205 레퍼런스 보드

LMX1205 Multisite 평가 모듈(EVM)은 4출력 초저 가산 지터 RF(무선 주파수) 버퍼, 분할기 및 멀티플라이어인 LMX1205의 캐스케이드 클록 트리 성능을 평가하도록 설계되었습니다. 이 EVM의 각 IC는 최대 12.8GHz의 RF 클로킹 입력을 버퍼링하고, 출력 범위 6.4GHz~12.8GHz에서 입력에 최대 8을 곱하고, 입력을 최대 8로 나눌 수 있습니다. 각 클록 경로에는 프로그래머블 입력 및 출력 지연 옵션이 있으며, 해상도가 약 1ps이고 총 범위가 50ps 이상입니다. 이를 통해 사용자는 클록 간 (...)

사용 설명서: PDF | HTML
애플리케이션 소프트웨어 및 프레임워크

PLLATINUMSIM-SW — 텍사스 인스트루먼트 PLLatinum 시뮬레이션 툴

PLLATINUMSIM-SW는 사용자가 LMX 계열의 위상 고정 루프(PLL) 및 신시사이저를 포함하는 PLLatinum™ 집적 회로의 상세한 설계 및 시뮬레이션을 만들 수 있는 시뮬레이션 툴입니다.
지원 소프트웨어

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
시뮬레이션 모델

LMX1205 IBIS Model

SNAM299.ZIP (52 KB) - IBIS Model
설계 툴

CLOCK-TREE-ARCHITECT — 클록 트리 아키텍트 프로그래밍 소프트웨어

클록 트리 아키텍트는 시스템 요구 사항에 따라 클록 트리 솔루션을 생성하여 설계 프로세스를 간소화하는 클록 트리 합성 툴입니다. 이 툴은 광범위한 클로킹 제품 데이터베이스에서 데이터를 가져와 시스템 수준의 다중 칩 클로킹 솔루션을 생성합니다.
패키지 CAD 기호, 풋프린트 및 3D 모델
VQFN (RHA) 40 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상