ADC32RF45

ACTIVO

Convertidor analógico a digital (ADC) de muestreo de RF de dos canales, 14 bits y 3 GSPS

Detalles del producto

Sample rate (max) (Msps) 3000 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.35 Power consumption (typ) (mW) 6400 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 10 SFDR (dB) 77 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 3000 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.35 Power consumption (typ) (mW) 6400 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 10 SFDR (dB) 77 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFNP (RMP) 72 100 mm² 10 x 10
  • 14-Bit, Dual-Channel, 3.0-GSPS ADC
  • Noise Floor: –155 dBFS/Hz
  • RF Input Supports Up to 4.0 GHz
  • Aperture Jitter: 90 fS
  • Channel Isolation: 95 dB at fIN = 1.8 GHz
  • Spectral Performance (fIN = 900 MHz, –2 dBFS):
    • SNR: 60.9 dBFS
    • SFDR: 67-dBc HD2, HD3
    • SFDR: 77-dBc Worst Spur
  • Spectral Performance (fIN = 1.78 GHz, –2 dBFS):
    • SNR: 58.8 dBFS
    • SFDR: 66-dBc HD2, HD3
    • SFDR: 75-dBc Worst Spur
  • On-Chip Digital Down-Converters:
    • Up to 4 DDCs (Dual-Band Mode)
    • Up to 3 Independent NCOs per DDC
  • On-Chip Input Clamp for Overvoltage Protection
  • Programmable On-Chip Power Detectors with Alarm Pins for AGC Support
  • On-Chip Dither
  • On-Chip Input Termination
  • Input Full-Scale: 1.35 VPP
  • Support for Multi-Chip Synchronization
  • JESD204B Interface:
    • Subclass 1-Based Deterministic Latency
    • 4 Lanes Per Channel at 12.5 Gbps
  • Power Dissipation: 3.2 W/Ch at 3.0 GSPS
  • 72-Pin VQFN Package (10 mm × 10 mm)
  • 14-Bit, Dual-Channel, 3.0-GSPS ADC
  • Noise Floor: –155 dBFS/Hz
  • RF Input Supports Up to 4.0 GHz
  • Aperture Jitter: 90 fS
  • Channel Isolation: 95 dB at fIN = 1.8 GHz
  • Spectral Performance (fIN = 900 MHz, –2 dBFS):
    • SNR: 60.9 dBFS
    • SFDR: 67-dBc HD2, HD3
    • SFDR: 77-dBc Worst Spur
  • Spectral Performance (fIN = 1.78 GHz, –2 dBFS):
    • SNR: 58.8 dBFS
    • SFDR: 66-dBc HD2, HD3
    • SFDR: 75-dBc Worst Spur
  • On-Chip Digital Down-Converters:
    • Up to 4 DDCs (Dual-Band Mode)
    • Up to 3 Independent NCOs per DDC
  • On-Chip Input Clamp for Overvoltage Protection
  • Programmable On-Chip Power Detectors with Alarm Pins for AGC Support
  • On-Chip Dither
  • On-Chip Input Termination
  • Input Full-Scale: 1.35 VPP
  • Support for Multi-Chip Synchronization
  • JESD204B Interface:
    • Subclass 1-Based Deterministic Latency
    • 4 Lanes Per Channel at 12.5 Gbps
  • Power Dissipation: 3.2 W/Ch at 3.0 GSPS
  • 72-Pin VQFN Package (10 mm × 10 mm)

The ADC32RF45 device is a 14-bit, 3.0-GSPS, dual-channel, analog-to-digital converter (ADC) that supports RF sampling with input frequencies up to 4 GHz and beyond. Designed for high signal-to-noise ratio (SNR), the ADC32RF45 delivers a noise spectral density of –155 dBFS/Hz as well as dynamic range and channel isolation over a large input frequency range. The buffered analog input with on-chip termination provides uniform input impedance across a wide frequency range and minimizes sample-and-hold glitch energy.

Each ADC channel can be connected to a dual-band, digital down-converter (DDC) with up to three independent, 16-bit numerically-controlled oscillators (NCOs) per DDC for phase-coherent frequency hopping. Additionally, the ADC is equipped with front-end peak and RMS power detectors and alarm functions to support external automatic gain control (AGC) algorithms.

The ADC32RF45 supports the JESD204B serial interface with subclass 1-based deterministic latency using data rates up to 12.5 Gbps with up to four lanes per ADC. The device is offered in a 72-pin VQFN package (10 mm × 10 mm) and supports the industrial temperature range (–40°C to +85°C).

The ADC32RF45 device is a 14-bit, 3.0-GSPS, dual-channel, analog-to-digital converter (ADC) that supports RF sampling with input frequencies up to 4 GHz and beyond. Designed for high signal-to-noise ratio (SNR), the ADC32RF45 delivers a noise spectral density of –155 dBFS/Hz as well as dynamic range and channel isolation over a large input frequency range. The buffered analog input with on-chip termination provides uniform input impedance across a wide frequency range and minimizes sample-and-hold glitch energy.

Each ADC channel can be connected to a dual-band, digital down-converter (DDC) with up to three independent, 16-bit numerically-controlled oscillators (NCOs) per DDC for phase-coherent frequency hopping. Additionally, the ADC is equipped with front-end peak and RMS power detectors and alarm functions to support external automatic gain control (AGC) algorithms.

The ADC32RF45 supports the JESD204B serial interface with subclass 1-based deterministic latency using data rates up to 12.5 Gbps with up to four lanes per ADC. The device is offered in a 72-pin VQFN package (10 mm × 10 mm) and supports the industrial temperature range (–40°C to +85°C).

Descargar Ver vídeo con transcripción Video

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 21
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet ADC32RF45 Dual-Channel, 14-Bit, 3.0-GSPS, Analog-to-Digital Converter datasheet (Rev. C) PDF | HTML 06 dic 2016
Application note Clocking Optimization for RF Sampling Analog-to-Digital Converters (Rev. A) PDF | HTML 07 abr 2021
Application note Spurs Analysis in the RF Sampling ADC 09 feb 2018
Application note Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 (Rev. B) 05 sep 2017
Analog Design Journal Designing a modern power supply for RF sampling converters 26 abr 2017
Technical article RF sampling: Learning more about latency PDF | HTML 09 feb 2017
Technical article Why phase noise matters in RF sampling converters PDF | HTML 28 nov 2016
Technical article How to minimize filter loss when you drive an ADC PDF | HTML 20 oct 2016
Technical article RF sampling: analog-to-digital converter linearity sets sensitivity PDF | HTML 29 sep 2016
Design guide Wideband Receiver With 66AK2L06 JESD204B Attach to ADC32RF80 Reference Design 23 sep 2016
Application note RF Sampling ADC with 800MHz of IBW LTE 08 sep 2016
Application note ADC32RF45: Amplifier to ADC Interface (Rev. A) 07 sep 2016
Technical article RF sampling: linearity performance is not so straightforward PDF | HTML 30 ago 2016
White paper Analog advancements make waves in 5G communications 12 ago 2016
Analog Design Journal How unmatched impedance at the clock input of an RF ADC affects SNR and jitter 21 jul 2016
Technical article What’s the fuss about noise in RF sampling converters? PDF | HTML 20 jul 2016
Technical article Blast past interference using digital-down converters in RF sampling receivers PDF | HTML 23 jun 2016
Technical article Push your receiver bandwidths past 1-GHz in high-end applications PDF | HTML 26 may 2016
Technical article How to complete your RF sampling solution PDF | HTML 18 may 2016
Application note S-Parameters for ADC32RF45: Modeling and Application 16 may 2016
Application note Implementing JESD204B SYSREF and Achieving Deterministic Latency with ADC32RF45 10 may 2016

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

TSW40RF80EVM — Transceptor de muestreo de RF 2T2R con módulo de evaluación de solución de bloqueo ADC 3GSPS/DAC 9GS

El módulo de evaluación (EVM) TSW40RF80 es un diseño de referencia de transceptor de muestreo de RF de dos transmisiones y dos receptores (2T2R). El módulo contiene el convertidor digital-analógico (DAC) de muestreo de RF de doble canal DAC38RF80 y el convertidor analógico-digital (ADC) de muestreo (...)

Guía del usuario: PDF
Firmware

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

Productos y hardware compatibles

Productos y hardware compatibles

GUI para el módulo de evaluación (EVM)

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

Productos y hardware compatibles

Productos y hardware compatibles

GUI para el módulo de evaluación (EVM)

SBAC148 ADC32RFxxEVM SPI GUI Installer

Productos y hardware compatibles

Productos y hardware compatibles

Modelo de simulación

ADC32RF45 IBIS Model

SBAM273.ZIP (46 KB) - IBIS Model
Modelo de simulación

ADC32RF45 IBIS-AMI Model

SBAM274.ZIP (3109 KB) - IBIS-AMI Model
Herramienta de cálculo

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

Productos y hardware compatibles

Productos y hardware compatibles

Archivo Gerber

ADC32RFxxEVM Design Package

SBAC147.ZIP (7034 KB)
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Diseños de referencia

TIDA-01161 — Diseño de referencia del receptor de muestreo de RF de ancho de banda de señal de 1 GHz

La arquitectura de muestreo de RF ofrece una alternativa a la arquitectura superheterodina tradicional. Un convertidor analógico a digital (ADC) de muestreo de RF funciona a una alta velocidad de muestreo y convierte las señales directamente de radiofrecuencia (RF) a digitales. Debido a la alta (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01435 — Diseño de referencia Zero-IF de alto ancho de banda para backhaul de microondas

El diseño de referencia TSW40RF82EVM proporciona una plataforma para interconectar el DAC38RF82 con un modulador de alto rendimiento: el TRF370417EVM. El TRF370417EVM puede modular señales de banda ancha de hasta 6 GHz, como sería típico en una aplicación de backhaul de microondas. El dispositivo (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01247 — Diseño de referencia de red de fuente de alimentación eficiente sin LDO para ADC de muestreo de RF

Este diseño de referencia demuestra una red simplificada y eficiente para alimentar un ADC32RFxx. Los tres dominios de potencia del convertidor analógico a digital (ADC) se suministran mediante un regulador de conmutación para permitir el uso de una red de fuente de alimentación sin un regulador (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01163 — Diseño de referencia del receptor de muestreo de RF multibanda

El receptor de muestreo de radiofrecuencia captura señales directamente en la banda de radiofrecuencia. En una aplicación multibanda, las señales deseadas no son muy amplias, pero están muy separadas dentro del espectro. El diseño de referencia captura señales de diferentes bandas de (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01016 — Diseño de referencia de registro de tiempo para ADC de muestreo de RF en analizadores de señal y com

El TIDA-01016 es una solución de reloj para el ADC de alta velocidad y rango dinámico alto. Las señales de entrada de RF se capturan directamente mediante el enfoque de muestreo de RF mediante un ADC de alta velocidad. El ADC32RF45 es un ADC de muestreo de RF de dos canales, 14 bits y 3 GSPS. El (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-00814 — Diseño de referencia del receptor de radar de banda S de muestreo de RF

Se muestra un enfoque de receptor de muestreo RF directo para un sistema de radar que funciona en la banda S utilizando el ADC32RF45, un convertidor analógico a digital (ADC) de 3 Gsps y 14 bits. El muestreo de RF reduce la complejidad de un sistema al eliminar la conversión descendente y el uso (...)
Design guide: PDF
Esquema: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
VQFNP (RMP) 72 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos