AFE7683
- 14 ビット分解能
- サンプル・レート
- DAC: 9GSPS
- ADC: 3GSPS
- RF 周波数範囲:最大 5.2GHz
- 最大 RF 信号帯域幅
- クワッド・チャネル・モード (4T4R): 800MHz (シングルバンド)、300MHz (デュアルバンド)
- デュアル・チャネル・モード (2T2R): 1200MHz (TX)/1000MHz (RX) (シングルバンド)、800MHz (デュアルバンド)
- RX チャネル単位で選択可能なオンチップ・デュアル DSA
- TX DSA 機能を内蔵
- デジタル
- デュアルバンドのデジタル・アップコンバータ (DUC)
- デュアルバンドのデジタル・ダウンコンバータ (DDC)
- DUC/DDC 用 32 ビット NCO
- 補間率: 6x、8x、9x、12x、16x、18x、24x、36x
- 間引き率: /2、/3、/4、/6、/8、/9、/12、/16、/18、/24、/32
- TDD における RX/FB の動的スイッチング
- インターフェイス
- 8つのSerDesトランシーバ(最大15Gbps)
- 8b/10b エンコードによる 16 ビット および 12 ビット JESD204B トランスポート層フォーマット
- サブクラス 1 のマルチデバイス同期
- クロック
- 内蔵 PLL/VCO により DAC および ADC クロックを生成
- パッケージ: 17mm×17mm FC BGA、0.8mm ピッチ
- 電源: 1.85V、1.15V、1.0V、-1.8V
AFE76xxは、9GSPS DAC/3GSPS ADCを内蔵した、高性能のクワッド/デュアル・チャネル、14ビット、RFサンプリング・アナログ・フロントエンド(AFE)ファミリで、広帯域信号を合成およびデジタル化できます。また、AFE76xxはダイナミック・レンジが広いため、無線基地局の3G/4G信号を生成およびデジタル化できます。TDDモードでは、トラフィック・レシーバ(TDD RX)状態と広帯域帰還レシーバ(TDD FB)状態の間で動的にスイッチングするようにレシーバ・チャネルを構成して、トランスミッタ経路にあるパワー・アンプ(PA)のDPD (デジタル・プリディストーション)を支援します。
AFE76xxファミリは、レシーバ・チャネルにDSAを内蔵し、トランスミッタ・チャネルでもDSAと同等の機能をサポートします。各レシーバ・チャネルに1つずつアナログRFピーク電力検出器が搭載されており、さまざまなデジタル電力検出器でレシーバ・チャネルのAGC制御を支援する一方、2つのRF過負荷検出器によりデバイスの信頼性を確保します。AFE76xxファミリには最大15Gbpsで動作する、JESD204Bに準拠したSerDesトランシーバが8つ搭載されています。TXチャネルごとに最大2つのDUC、RXチャネルごとに最大2つのDDCを搭載し、複数の補間/間引き率、デジタル直交変調器/復調器、独立した周波数を柔軟に選べるNCOをサポートしています。また、シングルバンド・モードで1000MHz (4T4Rとして800MHz)を上回るRF信号帯域幅、デュアルバンド・モードでバンドあたり最大800MHz (4T4Rとして300MHz)のRF信号帯域幅に対応しています。低ジッタのPLL/VCOにより、低周波の基準クロックを使用できるため、サンプリング・クロックの生成が簡単になります。

詳細リクエスト
商用ワイヤレス特化型 AFE7683 の詳細なデータシートや他の設計リソースをご確認ください。 ご請求
その他のさまざまなアプリケーションについては、TI の汎用 RF サンプリング AFE をご覧ください。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | AFE76xx クワッド/デュアル・チャネル、RF サンプリング、14 ビット 9GSPS DAC と 14 ビット 3GSPS ADC を搭載したアナログ・フロント・エンド データシート (Rev. E 翻訳版) | PDF | HTML | 英語版 (Rev.E) | PDF | HTML | 2019年 5月 3日 |
アプリケーション・ノート | Temp Profile to Maintain Optimum FIT Performance | 2019年 7月 23日 | ||||
アプリケーション・ノート | RF Sampling for Multi-band Radios | 2018年 11月 26日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
TI204C-IP — Request for JESD204 rapid design IP
The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)
サポート対象の製品とハードウェア
製品
高速 DAC (10MSPS 超過)
高速 ADC(≧10 MSPS)
RF トランシーバ
RF トランスミッタ
DATACONVERTERPRO-SW — High Speed Data Converter Pro GUI Installer, v5.20
This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)
サポート対象の製品とハードウェア
製品
高速 DAC (10MSPS 超過)
高速 ADC(≧10 MSPS)
超音波 AFE
RF トランシーバ
RF レシーバ
RF トランスミッタ
ハードウェア開発
評価ボード
ソフトウェア
サポート・ソフトウェア
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
FCBGA (ABJ) | 400 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点