製品詳細

Resolution (Bits) 14 Number of DAC channels (#) 1 Interface type JESD204B Sample/update rate (MSPS) 9000 Features Ultra High Speed Rating Catalog Interpolation 10x, 12x, 16x, 18x, 20x, 24x, 6x, 8x Power consumption (Typ) (mW) 2195 SFDR (dB) 94 Architecture Current Source Operating temperature range (C) -40 to 85 Reference type Ext, Int
Resolution (Bits) 14 Number of DAC channels (#) 1 Interface type JESD204B Sample/update rate (MSPS) 9000 Features Ultra High Speed Rating Catalog Interpolation 10x, 12x, 16x, 18x, 20x, 24x, 6x, 8x Power consumption (Typ) (mW) 2195 SFDR (dB) 94 Architecture Current Source Operating temperature range (C) -40 to 85 Reference type Ext, Int
FCCSP (AAV) 144 100 mm² 10 x 10
  • 14ビット分解能
  • 最大DACサンプル・レート: 9GSPS
  • 主な仕様
    • 2.1GHzにおけるRFフルスケール出力電力:
      • DAC38RF80/90/84: 0dBm
      • DAC38RF83/93/85: 3dBm (2:1バランの場合)
    • スペクトル性能(オンチップPLL、DIFF):
      • fDAC = 5898.24MSPS、fOUT = 2.14GHz
        • WCDMA ACLR: 75dBc
        • WCDMA alt-ACLR: 77dBc
      • fDAC = 8847.36MSPS、fOUT = 3.7GHz
        • 20MHz LTE ACLR: 63dBc
      • fDAC = 9GSPS、fOUT = 1.8GHz
        • IMD3 = 70dBc (-6dBFS、10MHzトーン間隔)
        • NSD = -157dBc/Hz
  • DACごとのデュアル・バンドのデジタル・アップ・コンバータ
    • 6、8、10、12、16、18、20、24xの補間
    • 48ビット分解能を持つ4つの独立NCO
  • JESD204Bインターフェイス、サブクラス1
    • マルチチップの同期をサポート
    • 最大レーン速度: 12.5Gbps
  • バラン内蔵のシングル・エンド出力(DAC38RF80/90/84)、700MHz~3800MHzをカバー
  • PLLおよびVCO内蔵、バイパス付き
    • fC(VCO) = 5.9または8.9GHz
  • 消費電力: 1.4~2.2W/ch
  • 電源電圧: -1.8V、1V、1.8V
  • パッケージ: 10×10mm BGA、0.8mmピッチ、144ボール
  • 14ビット分解能
  • 最大DACサンプル・レート: 9GSPS
  • 主な仕様
    • 2.1GHzにおけるRFフルスケール出力電力:
      • DAC38RF80/90/84: 0dBm
      • DAC38RF83/93/85: 3dBm (2:1バランの場合)
    • スペクトル性能(オンチップPLL、DIFF):
      • fDAC = 5898.24MSPS、fOUT = 2.14GHz
        • WCDMA ACLR: 75dBc
        • WCDMA alt-ACLR: 77dBc
      • fDAC = 8847.36MSPS、fOUT = 3.7GHz
        • 20MHz LTE ACLR: 63dBc
      • fDAC = 9GSPS、fOUT = 1.8GHz
        • IMD3 = 70dBc (-6dBFS、10MHzトーン間隔)
        • NSD = -157dBc/Hz
  • DACごとのデュアル・バンドのデジタル・アップ・コンバータ
    • 6、8、10、12、16、18、20、24xの補間
    • 48ビット分解能を持つ4つの独立NCO
  • JESD204Bインターフェイス、サブクラス1
    • マルチチップの同期をサポート
    • 最大レーン速度: 12.5Gbps
  • バラン内蔵のシングル・エンド出力(DAC38RF80/90/84)、700MHz~3800MHzをカバー
  • PLLおよびVCO内蔵、バイパス付き
    • fC(VCO) = 5.9または8.9GHz
  • 消費電力: 1.4~2.2W/ch
  • 電源電圧: -1.8V、1V、1.8V
  • パッケージ: 10×10mm BGA、0.8mmピッチ、144ボール

DAC38RFxxは高性能、デュアル/シングル・チャネル、14ビット、9GSPS、RFサンプリングのデジタル/アナログ・コンバータ(DAC)のファミリで、0~4.5GHzの広帯域の信号を合成できます。DAC38RFxxファミリはダイナミック・レンジが広いため、ワイヤレス基地局やレーダー用の3G/4G信号など、広範なアプリケーション用の信号を生成できます。

このデバイスには低消費電力のJESD204Bインターフェイスが搭載され、8つまでのレーンで最大12.5Gbpsのビット速度をサポートするため、チャネルごとに1.25GSPSの複素数データを入力できます。DAC38RFxxにはチャネルごとに2つのデジタル・アップ・コンバータが搭載されており、複数の補間レート・オプションを選択できます。独立した、柔軟な周波数を選択できるNCOを持つ、デジタル直交変調器が利用可能で、マルチ・バンドの動作に対応できます。オプションの低ジッタPLL/VCOにより、低い周波数の基準クロックを使用できるため、DACサンプリング・クロックの生成が簡単になります。

DAC38RFxxは高性能、デュアル/シングル・チャネル、14ビット、9GSPS、RFサンプリングのデジタル/アナログ・コンバータ(DAC)のファミリで、0~4.5GHzの広帯域の信号を合成できます。DAC38RFxxファミリはダイナミック・レンジが広いため、ワイヤレス基地局やレーダー用の3G/4G信号など、広範なアプリケーション用の信号を生成できます。

このデバイスには低消費電力のJESD204Bインターフェイスが搭載され、8つまでのレーンで最大12.5Gbpsのビット速度をサポートするため、チャネルごとに1.25GSPSの複素数データを入力できます。DAC38RFxxにはチャネルごとに2つのデジタル・アップ・コンバータが搭載されており、複数の補間レート・オプションを選択できます。独立した、柔軟な周波数を選択できるNCOを持つ、デジタル直交変調器が利用可能で、マルチ・バンドの動作に対応できます。オプションの低ジッタPLL/VCOにより、低い周波数の基準クロックを使用できるため、DACサンプリング・クロックの生成が簡単になります。

ダウンロード

お客様が関心を持ちそうな類似製品

open-in-new 製品の比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品。
DAC38RF80 アクティブ デュアルチャネル、14 ビット、9GSPS、6x ~ 24x 補間、6 / 9GHz PLL D/A コンバータ(DAC) Dual Channels with same speed, resolution and features
比較対象デバイスと類似の機能。
DAC38RF85 アクティブ 14 ビット、9GSPS、6x ~ 24x 補間、6 / 9GHz PLL D/A コンバータ(DAC) Similar DAC without integrated baluns, supports down to DC
DAC38RF90 アクティブ デュアルチャネル、14 ビット、9GSPS、12x ~ 24x 補間、6 / 9GHz PLL D/A コンバータ(DAC) This product is a dual-channel DAC with reduced input rate for narrower bandwidths and a lower 1ku price.

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DAC38RFxx デュアルまたはシングル・チャネル、シングル・エンドまたは差動出力、14ビット、9GSPS、RFサンプリングDAC、JESD204BインターフェイスとオンチップPLL搭載 データシート (Rev. C 翻訳版) PDF | HTML 英語版をダウンロード (Rev.C) PDF | HTML 2017年 8月 29日
アプリケーション・ノート Impact of Power Supply noise on Phase Noise performance of RF DAC 2018年 6月 13日
アプリケーション・ノート Eye Scan Testing with the DAC38RFxx 2017年 8月 10日
アプリケーション・ノート Simulating IBIS Models 2017年 8月 2日
アプリケーション・ノート DAC38RF8x Test Modes 2017年 7月 25日
設計ガイド TIDA-01215 Design Guide 2016年 8月 22日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DAC38RF80EVM — DAC38RF80 評価モジュール

The DAC38RF80EVM is the circuit board for evaluating DAC38RF80/84/90 digital-to-analog converters (DACs). The EVM can be used to evaluate the performance of the DAC up to 9-GSPS sampling rate. It is designed to work with the FPGA-based pattern generator card TSW14J56EVM (Rev B and up). The (...)

ユーザー・ガイド: PDF
TI.com で取り扱いなし
ファームウェア

Arria10 + DAC38RF82 Design Firmware (Rev. A)

SLAC771A.ZIP (10836 KB)
lock = エクスポートの承認が必要 (1 分)
ファームウェア

DAC38RF8x KCU105 Firmware (Rev. A)

SLAC779A.ZIP (48623 KB)
lock = エクスポートの承認が必要 (1 分)
ファームウェア

TI-JESD204-IP — 高速データ・コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)

JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアが開発する際に、迅速な経路をたどれる設計を採用しています。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション・ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように設計者を支援します。

JESD204 rapid design IP (迅速設計知的財産) は、TI (...)

サポート・ソフトウェア

DATACONVERTERPRO-SW — 高速データ・コンバータ・プロ・ソフトウェア

この「高速データ・コンバータ Pro GUI」は、PC (Windows® XP/7/10 対応) 向けプログラムであり、TI の大半の高速データ・コンバータとアナログ・フロント・エンド (AFE) の各プラットフォームの評価を支援する設計を採用しています。DATACONVERTERPRO-SW は、データ・キャプチャとパターン・ジェネレータのカードである TSW14xxx (...)
ユーザー・ガイド: PDF | HTML
シミュレーション・モデル

DAC38RF80 IBIS Model

SLAM304.ZIP (70 KB) - IBIS Model
シミュレーション・モデル

DAC38RF8x IBIS-AMI Model (Rev. A)

SLAM343A.ZIP (24658 KB) - IBIS-AMI Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-01215 — RF サンプリング DAC のスプールとフェーズ・ノイズを最適化する電源のリファレンス・デザイン

This reference design provides an efficient power supply scheme to power-up the RF-sampling DAC38RF8x digital-to-analog data converter (DAC) without sacrificing performance and also reduces board area and BOM. The reference design uses both DC/DC switchers and an LDO to power-up the DAC38RF8x (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
FCCSP (AAV) 144 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ